This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] BQ40Z50-R2:BQ40Z50-R2 MOS 结电容在导通和关断时如何充电和放电

Guru**** 2593370 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1223599/bq40z50-r2-bq40z50-r2-how-does-the-mos-junction-capacitance-charge-and-discharge-the-when-they-are-turned-on-and-off

器件型号:BQ40Z50-R2

您好  

我有疑问需要您的帮助。

当 CHG 引脚导通(高电平)时、MOS 中有一个结电容、驱动电流将首先对 CFET 的 Cgs 电容充电。

此时、电流充电电路会怎样?

1. CHG 引脚导通时 CFET 结电容 Cgs 充电路径;

2. CHG 引脚关闭时 CFET 结电容 Cgs 放电电路的路径;

3. DSG 引脚导通时 DFET 结电容 Cgs 的充电路径;

4. DSG 引脚关断时 DFET 结电容 Cgs 放电电路的路径。 

正在等待您的回复。

谢谢
星形
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Star:

    这是监测计内部的情况、我们无法提供确切的细节、监测计使用电荷泵施加正确的栅极电压以完全导通 FET、电源来自正在使用的任何电源(BAT 或 VCC)。 当栅极被禁用时、电量监测计将使用内部 FET 将栅极拉至低电平(0V VGS)、路径将为到 VSS。

    此致、

    怀亚特·凯勒