This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM5163-Q1:LM5163-Q1的 SW 引脚处于高阻抗状态?

Guru**** 2510095 points
Other Parts Discussed in Thread: LM5163-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1206345/lm5163-q1-sw-pin-in-high-impedance-for-lm5163-q1

器件型号:LM5163-Q1

您好!

对于禁用的电源、LM5163-Q1 (SW)的开关引脚是否处于高阻抗状态? (EN < 1.1V)

谢谢!

安东尼奥

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Antonio:

    感谢您的评分   我认为它在禁用时将具有高阻抗。  但在实际电路中、功率电感器仍可提供到达 Vout 的路径。  

    如果您希望 SW 在将 EN 拉低时立即处于高阻抗状态、则情况可能不会如此、因为内部 VDD 可能仍会保持电压以启用低侧 FET。  FET 将在 VDD 衰减后关断、因此会存在数据表中未提供的延迟时间。   

    谢谢。

    友好

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢!

    因此、 如果 LM516x 的 EN 始终保持低电平(或者如果预期存在不确定的延迟)、
    从另一个稳压器/电源馈送 Vout 应该不会出现任何问题(SW 处于高阻抗状态)。

    再次感谢、

    安东尼奥

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Antonio:

    让我再次与我们的设计人员(目前的 ooo)核实、器件关闭时没有实施弱下拉。   

    顺便说一下、向 Vout 馈送到高于 VIN 的电压会是一个问题。  请注意、高侧 FET 具有体二极管:-)

    将在下周更新。

    此致

    友好

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Antonio:

    很抱歉耽误你的时间。  我得到了我们设计团队的确认、当 EN 小于1.1V 时、SW 引脚将处于高阻抗状态。

    请不要忘记我们已讨论的其他条件: 残余 VCC 电压可能在低侧 FET 衰减之前使其保持开启状态;高体二极管可以提供通向 VIN 的低阻抗路径。  

    谢谢。

    友好