主题中讨论的其他器件: LMR43606-Q1、 TLV733P
工具与软件:
您知道 SW 频率将是多少吗?
是否有最短导通时间等?
我认为它会根据负载容量和负载电流而变化、因此我想查看一张图表或其他信息。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
您知道 SW 频率将是多少吗?
是否有最短导通时间等?
我认为它会根据负载容量和负载电流而变化、因此我想查看一张图表或其他信息。
您好!
开关转换器。 TLV733P-Q1是一款线性稳压器。 线性稳压器没有开关频率或最短导通时间。 有关线性稳压器基本原理的更多详细信息、请参阅此白皮书。
谢谢!
Stephen
在 TLV733P-Q1的输出端上使用额定电压为10uF 10V 的陶瓷电容器应该没问题。 我们欢迎您使用 EVM 和直流/直流转换器进行测试、以通过负载瞬态测量和评估振铃或 NISM 测试来确认每个设计的稳定性。
https://www.ti.com/lit/an/snoa507/snoa507.pdf
https://www.picotest.com/solutions/non-invasive-stability-measurement/
谢谢!
Stephen
>PSRR 数据的频率高于1MHz 是输出电容和寄生电感的函数。
您能告诉我如何计算它吗?
此外、根据下面的 Toshiba PSRR 文档、它编写为如果您知道输出 PMOS (在 LDO 中)的输出阻抗(ZOFB)和输出电阻(RDS)、您是否可以告诉我这两个?
提高 LDO 稳压器纹波抑制比的简单指南
https://toshiba.semicon-storage.com/info/application_note_en_20210326_AKX00309.pdf?did=67686
东芝文件给出了一个非常基本的讨论。 让我尝试填补一些空白:
输出阻抗由负载决定。 随着负载增加、输出阻抗通常会下降。
2.在较高频率(数百 kHz 至 MHz)下、ESL 和寄生 PCB 电感在 PSRR 中起着重要作用。 输出电容器与组合的 ESL 和寄生 PCB 电感谐振、这是您将看到峰值 PSRR 的频率。 Toshiba 文档建议 PSRR 在高频下是平坦的(图3.3.1、3.3.4、3.3.5、3.3.6)、但此电感会导致 PSRR 向下移动(请参阅任何 TI LDO 数据表 PSRR 曲线或 Toshiba 文档第4页上的测量)。 如果您需要高频下的特定 PSRR、则必须调优 Cout (可能使用多个电容器来考虑容差)以覆盖您感兴趣的特定频率范围。
3.峰值 PSRR 不仅仅是由于 ESR、而且还由于 PCB 上的寄生阻抗。 它们相加、因为它们是串联的。 现代陶瓷电容器的 ESR 值可能较低(毫欧)、因此 PCB 阻抗可能会增加20-50%。
4.在某些 LDO 中有额外的 PSRR 增强前馈环路、而东芝文档中未包含这些环路。
我们没有对导通器件的 RDS 进行表征。 为此、我们的工程师需要一个强有力的商业案例来打开晶体管仿真并对其进行评估、这也将需要几周的时间才能完成。 LDO 的输出阻抗是可以测量的、但它是工作条件(负载电流、负载电容、温度等)的一个强函数。 我建议获取 EVM、并在安装实际元件和负载的情况下进行此测量、从而获得尽可能准确的数据。
谢谢!
Stephen