This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC28070:PFC 应用

Guru**** 1867380 points
Other Parts Discussed in Thread: UCC28070A
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1403184/ucc28070-pfc-application

器件型号:UCC28070

工具与软件:

团队成员、您好!

代表我的客户发布:

我将 UCC28070A 用于1500W PFC 应用、但我遇到问题。 当发生线电压压压降、并且在几毫秒 (例如300毫秒)后、线电压恢复到正常模式、它无法正确恢复、并且一条腿的 MOSFET 烧坏。 这意味着交流压降恢复失败。 我使用的电路与 TIDA-01390A 文档类似。

e2e.ti.com/.../0435.TIDA_2D00_01390A_2800_001_29005F00_Sch.pdf

请帮助我解决这个问题。
此致、
Renan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Renan:  

    我想指出的是、300ms 远不止"几毫秒";它代表了50Hz 的15个完整周期。   
    在此期间、输出电压可能会明显超出稳压范围(取决于负载电平)、VAO 输出电压会饱和至其钳位电平。  

    在这些条件下、占空比最大、当交流线恢复时(尤其是在高压线)、电感器电流可能会达到过高的水平。  
    通常、每个通道的峰值限制(由 PKLMT 引脚设置)应限制逐周期电流的高水平、并且电路应设计为适应这些峰值。  
    我不知道 TIDA 设计是否已经在您描述的交流压降条件下进行了测试。  

    在任何情况下、如果 从峰值电流超过预期限制阈值到 MOSFET 实际关断之间存在显著的延时时间、则关断延迟可能会允许过多的峰值电流、从而可能导致电感器饱和并/或超过 MOSFET 额定值。   
    例如、如果您希望将漏极电流限制为10Apk (例如)、但总关断延迟会导致额外的1us 导通时间、则在 MOSFET 实际关断和 FET 发生过载之前、电流可能已上升到20Apk。 (这只是一个示例。)  

    关断延迟可能来自电流检测放大器带宽有限、CSA、CSB 输入端的过量 R-C 滤波、PKLMT 比较器到栅极驱动传播延迟(<100ns)和栅极电压放电延时。    

    请检查所有涉及的时间延迟、并确定在总延迟期间 IPK 上升多高、并验证电源元件的额定值是否能够承受最坏情况下的峰值电流(通常是在最高输入电压下)。 识别和校正任何可以减少延时时间的模块、从而避免对功率级进行过度设计。  

    此致、
    Ulrich