This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCD7138:此方框图的运行是否正确?

Guru**** 1826070 points
Other Parts Discussed in Thread: UCD7138
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1426314/ucd7138-is-the-block-diagram-correct-with-its-operation

器件型号:UCD7138

工具与软件:

大家好!

我一直在研究 LLC SR 驱动器。 我已阅读 UCD7138的数据表、我有疑问。

在"8.2功能方框图(P.11)"中、有一个或门。 它对 Q 和比较器输出进行或运算、而输出为 DTC。

如果 Q 变为低电平、DTC 也应为低电平。 不过、"图24。 当 OUT 在 OUT 的下降沿处于低电平时、"Input-Output Timing Diagram"(输入-输出时序图)未将 DTC 显示为"low"(低电平)。

或门是否准确表达了 UCD7138的操作?

此致、

YUKIOOYAMA.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Yukiooyama,

    仅当 VD 和 IN 均为低电平时、DTC 才会在下降沿变为低电平。 在第一种情况下、 OUT 与 VD 引脚同时为低电平。 因此、DTC 将变为低电平。

    但是、在第二种情况下、OUT 引脚变为低电平、但 VD 引脚保持高电平。 这意味着 OUT 引脚在最佳时间之前变为低电平。 这表现为电压尖峰(表示反向偏置)。 只有当 VD 电压降至 Vdtc 阈值(-150mV)以下时、DTC 才会变为低电平。

    此致、

    Jonathan Wong

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jonathan San、

    感谢您的支持。 你在时序图中所写的解释帮助我理解。

    谢谢你。

    此致、

    YUKIOOYAMA.