This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7A49:[TPS7A4901]有关放电操作的问题

Guru**** 2503725 points
Other Parts Discussed in Thread: TPS61288

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1433158/tps7a49-tps7a4901-questions-about-discharging-operation

器件型号:TPS7A49
主题中讨论的其他器件:TPS61288

工具与软件:

你好。
这是来自韩国的 Kwonjoon Lee。

我想谈谈 TPS7A4901的放电操作。

(详细情况)

TPS7A4901的 VIN 连接到 TPS61288的输出端(升压转换器)
2.我的 TPS7A4901的 EN 连接至 VIN。

(问题)

如果我的 TPS7A4901的 VIN 的电压快速降低了
  TPS61288禁用(TPS61288的 EN 引脚=低电平)、和
  TPS7A4901的 VIN 低于 TPS7A4901的 VOUT、
   我的 TPS7A4901输出的主要放电路径是什么?

  我想我有以下三个候选人可供解聘:

  1) VOUT 与 TPS7A4901的 VIN 之间的电源钳位二极管(或内部 PMOS 传输晶体管的 PN 二极管)
   (最大允许电流是多少?)

  2) TPS7A4901的反馈电阻(几十千欧)
  3) 3)我的 TPS7A4901输出的负载(轻负载)

2.我想问一下在 TI 的 PSpice 模型中对 TPS7A4901 (和 TPS61288)的放电操作进行了建模?

此致、
李原俊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kwonjoon:

    可能的放电路径如您列出的路径所示;负载通常是主放电路径。 如果 LDO 输入快速崩溃、出现条件 VOUT > VIN、电流将流过导通器件的体二极管、如您所述。 我们建议将该电流限制在器件额定电流的5%。 在这种情况下、反向电流不受大电阻限制、建议在 OUT 至 IN 之间使用一个二极管来保护器件、以提供替代电流路径、使通道不会反向导通。 PSPICE 模型可能不会显示类似这样的准确瞬态细节、因为它们是行为模型、并且不直接使用晶体管建模。  

    此致、

    Nick