This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC27282-Q1:在 LO 和 HO 引脚上产生过冲和振铃的原因(未连接任何栅极电阻)

Guru**** 2502235 points
Other Parts Discussed in Thread: UCC27282

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1437118/ucc27282-q1-reasons-to-generate-overshoot-and-ringing-at-the-lo-and-ho-pins-without-connecting-any-gate-resistances

器件型号:UCC27282-Q1
主题中讨论的其他器件:UCC27282

工具与软件:

尊敬的 TI 团队

我将生成10kHz 栅极脉冲。 我已经在 LO 引脚上测试了此脉冲、测试条件包括是否连接了栅极电阻器和 MOSFET。 LO 引脚显示过冲和索具。  HO 引脚也一样。 我正在使用隔离式 MSO (HIOKI MR6000 (200MSamsps/秒)。 影响该行为的参数。  

VDD = 15V、上升时间内的过冲约为24V、下降时间内的过冲约为-6V。

@信号的上升时间是否会导致过冲和振铃?  在栅极驱动器的输入端没有噪声和振铃。

@栅极驱动器的过醋酸电感和电容问题是否会出现? 但是、串联栅极电阻端子已打开?

@UCC27282是否会产生这么多的过冲默认值?  

请还说明为什么会以如此低的开关频率产生这种过冲和振铃?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    为了减少 LO 和 HO 处的过冲和振铃、需要考虑哪些设计注意事项?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Anil:

    我们的栅极驱动器旨在驱动容性负载、数据表指出测试负载为1.8nF。 如果要在无负载或栅极电阻的情况下测试栅极驱动器、则很可能会由于缺少阻尼而出现过冲/下冲。

    实现干净输出信号的一些最佳实践包括:

    1.将驱动器放置在靠近被驱动功率器件的位置。 短迹线意味着可能产生瞬变的潜在寄生效应更少。

    2.输入和输出环路较短。 确保 PCB 上 VDD 旁路电容器 GND、驱动器 GND 和功率器件 GND 之间有短环路。

    3.使 VDD 旁路电容尽可能靠近栅极驱动器。 这与第2点密切相关。

    4.试验闸极电阻,以抑制任何额外的振铃。 本应用手册中有更多内容: https://www.ti.com/lit/ab/slla385a/slla385a.pdf

    谢谢!
    Rubas

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kalid:

    感谢您的重播。 这些是我们在设计时需要注意的一般性提示。 当然、您的提示将有助于改进我们的驱动器电路。

    再次感谢大家。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    没问题! 如果您有任何其他问题、请告诉我。

    谢谢!
    Rubas