This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65251:FPGA 关断序列

Guru**** 2382480 points
Other Parts Discussed in Thread: TPS65251
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1468528/tps65251-fpga-shutdown-sequence

器件型号:TPS65251

工具与软件:

您好!

我在负责 TI 产品的经销商处担任 FAE 工作、收到了一位客户关于 TPS65251的问题。
TPS65251用作 FPGA Spartan7的电源。
启动序列没有问题、但我的客户担心断电序列。
问题是、如果 TPS65251电源在输出电压之前下降、TPS65251将无法控制断电序列。
您能否提供一个可以处理此问题的断电序列电路示例?

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kaji:

    此器件是一款降压转换器、可将电源从输入转换为输出、以实现降压。 换句话说、如果 Vin 电源被移除并且不再存在、它就没有用于功率转换的电源。 根据工作机制、当 Vin 降至等于(Vout - Vdiode)的电压以下时、高侧功率 MOS 的波特二极管将导通并将 Vout 放电至 Vin。 体二极管导通是不可控的、因此、一旦 Vin 降至(Vout-Vdiode)以下或降至 UVLO 阈值以下来进行降压关断、降压的输出就不受控制。

    因此、客户需要在移除 Vin 电源之前通过 EN 控制关闭所有通道。 客户可能遇到的问题是、通过 EN 进行降压关断时、没有足够的负载电流来放电输出电容器中存储的能量、因此当 EN 已被拉至低电平时、输出电压不会下降(或下降非常缓慢)。 如果是这种情况、客户需要设计一些用于关断序列的有源放电电路。

    如果并非如此、请帮助提供客户的断电控制电路逻辑的原理图和详细说明。

    谢谢!

    Andrew