This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM70880:仿真失败(低电平变化)

Guru**** 2387060 points
Other Parts Discussed in Thread: LM70880
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1475452/lm70880-simulation-failed-lo-change

器件型号:LM70880

工具与软件:

尊敬的 TI

我使用 TI 的 PSpice 仿真了 LM70880、并进行了以下设置

  输入电压:48V

  输出电压:24V

  输出电流:4A

  Cin:22u+4.7u+4.7u+0.1u+0.1u

  Cvcc:4.7u (默认设置)

  Rextcomp:100K 至 VDDA (fdfault 设置)

  RRT:54.9k (fsw = 400kHz)

  CBOOT:47n

  Rboot:1

  LO:22U

  RS:8M

  Rfb1:290k

  Rfb2:10K

  COUT:10u+10u+10u+10u+0.1u+0.1u

仿真运行良好、没有出现任何错误。

但是、当我将 Lo 更改为22uH 以外的其他值(18u、20u、24u 等)时、仿真失败并出现收敛误差。

我查阅了快速入门计算器和数据表中的计算公式、  

似乎没有问题。

如果您愿意、根据公司政策、我只能通过电子邮件向您发送仿真文件。

请告诉我。

谢谢!

此致

金信荣

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Shinyoung:

    我已经在 e2e 上向您发送了朋友申请-您可以在其中共享文件/与我共享您的电子邮件地址。  

    同时、当我们发现此类收敛误差时、我们通常做的第一件事是 在运行仿真之前、将仿真配置文件容差更改为比标准设置更宽的值。 如果这有帮助、请告诉我。  

    谢谢!

    此致、

    Taru

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Taru:

    我发送了消息和电子邮件地址。

    谢谢!

    此致

    金信荣

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Shinyoung:

    结束该主题、我将通过电子邮件与您联系。   

    谢谢!

    此致、

    Taru