This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[FAQ] [参考译文] [常见问题解答] SK-AM62A-LP:最大 RGMII 的建议布线长度

Guru**** 2398695 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1488768/faq-sk-am62a-lp-max-recommended-trace-length-for-rgmii

器件型号:SK-AM62A-LP

工具与软件:

您好!

最大值是多少 RGMII 的建议布线长度?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Haim Giladi

    感谢您的提问。

    请检查以下 E2E 主题是否有帮助。

    https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1398576/tda4vl-q1-tda4vl-q1-rgmii-tx-data-to-clock-skew-tunning

    您的问题是 SK 还是定制板?

    此致、

    Sreenivasa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    我再次问、它是关于 AM62、而不是 TDA4。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Haim Giladi

    谢谢你。

    RGMII 接口的实现方式类似、可以重复使用。

    请参阅我从专家处收到的以下信息:

    TX 数据路径和 RX 数据路径完全相互独立、各自具有自己的时钟和数据信号、这些信号执行源同步数据传输。  因此、RGMII 没有 MAC 到 PHY 或 PHY 到 MAC 往返时序限制、例如对 TX 和 RX 路径使用共享时钟的 RMII。  

    挑战在于使信号保持足够短、以便 PCB 不会衰减实现适当信号上升/下降时间所需的信号的高频成分。  我知道有人可以确认其 PCB 的唯一方法是提供一条可接受的路径、即使用适用于每个器件的 IBIS 模型对其 PCB 实施方案进行信号质量仿真、从而验证每个数据路径。

    此致、

    Sreenivasa