This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] J722SXH01EVM:J722S EVM 板在 Linux 和 RTOS 中的工作频率不匹配

Guru**** 2394305 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1492984/j722sxh01evm-operating-frequency-mismatch-in-linux-and-rtos-for-the-j722s-evm-board

器件型号:J722SXH01EVM

工具与软件:

大家好、团队成员:

我们使用 J722S 10.00 Linux SDK。

根据 DDR 数据表(MT53E2G32D4DE-046)、最大工作频率为2133 MHz。 但从 Linux 端的 ddr.dtsi 文件中,我观察到运行频率为1866 MHz (i.e) PLL 频率*2=933*2 )。

但是、在 RTOS 中、DDR 的 PLL 频率称为933.25 MHz、这使工作频率为1866.5 MHz。

您能否告诉 我们 Linux 和 RTOS 中的 DDR 工作频率存在差异的原因。

此致、

安·罗斯·安东尼

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Ann、

    1) 1)频率受 LPDDR4存储器或控制器支持的最大频率限制。 J722S 器件不支持2133 MHz。

    2)它们将都使用1866 MHz、但是设置 PLL (只由 SBL 使用)的系统固件代码将不接受25 MHz 振荡器和933 MHz 的 PLL 输出的组合。

    Kevin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kevin:

    感谢您的快速回复。

    它们都将使用1866 MHz、但用于设置 PLL (仅供 SBL 使用)的系统固件代码将不接受25 MHz 振荡器与 PLL 输出的组合933 MHz。

    在这种情况下、我们可以在 RTOS 和 Linux 中使用相同频率的933.25 MHz 吗?  

    我们更喜欢在 Linux 和 RTOS 端使用相同的频率。

    此致、

    Ann Rose

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Ann Rose、

    在这种情况下、我们可以在 RTOS 和 Linux 中使用频率相同的933.25 MHz 吗?  [报价]

    我不知道您不能在两个引导加载程序中使用933.25 MHz 的任何原因。

    此致、
    Kevin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Kevin:

    感谢您提供的信息。

    此致、

    安·罗斯·安东尼