Thread 中讨论的其他器件: AM6442、 AM2434、AM6412、AM6411
工具/软件:
尊敬的 TI 专家:
我有关于 ADC0外设的以下问题
1.支持的 ADC 分辨率和通道
2. ADC 外设使用指南
3.ADC0输入范围
ADC 输入用作 GPI
请告诉我您的想法。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的电路板设计人员:
感谢您的查询。
AM64x/AM243x (ALV)
1.支持的 ADC 分辨率和通道
该处理器系列支持1 × 12位 ADC、高达4MSPS 的速率和8个多路复用模拟输入。 请参阅器件特定勘误表(公告 i2287)、获取在现有电路板上使用 SR2.0处理器的指导信息或新的定制电路板设计的相关建议。 有关更多详细信息、请参阅器件特定 TRM 中外设一章的通用连接外设部分。 请注意、处理器系列 ADC 输入不具有失效防护功能。 在处理器电源斜升之前、请勿施加外部输入。
2. ADC 外设使用指南
请参阅器件特定勘误表(公告 i2287)、获取在现有电路板上使用 SR2.0处理器的指导信息或新的定制电路板设计的相关建议。
请注意、处理器系列 ADC 输入不具有失效防护功能。 在处理器电源斜升并保持稳定之前、请勿施加外部输入。
有关未使用整个 ADC 或未使用任何 ADC 输入时连接 ADC 输入的信息、请参阅引脚连接要求部分
3.ADC0输入范围
ADC0模块支持以下 ADC 基准引脚
ADC0_REFN - ADC0负基准 J16
ADC0_REFP - ADC0正基准 J15
此外、ADC0模块还包含 VDDA_ADC0模拟电源
ADC12B 电气特性描述了允许范围的 ADC 范围 VADC0_VREFP 和 VADC0_VREFN
ADC 输入用作 GPI
当 配置为作为通用 输入(GPI)运行时、ADC 输入连接到 AM64x/AM243x (ALV) GPIO1模块。 每个 ADC0引脚到 GPIO1模块的分配在数据表的 ADC0信号说明表中进行了定义。
这些输入能够执行与任何其他 GPIO1输入相同的输入功能。 请阅读 TRM 中的 GPIO 部分、了解这些输入的功能。
AM243x (ALX)
1.支持的 ADC 分辨率和通道
该处理器系列支持1 × 10位 ADC、高达4MSPS 的速率和8个多路复用模拟输入。 请参阅器件特定勘误表(公告 i2287)、获取在现有电路板上使用 SR2.0处理器的指导信息或新的定制电路板设计的相关建议。 有关更多详细信息、请参阅器件特定 TRM 中外设一章的通用连接外设部分。 请注意、处理器系列 ADC 输入不具有失效防护功能。 在处理器电源斜升之前、请勿施加外部输入。
2. ADC 外设使用指南
请参阅器件特定勘误表(公告 i2287)、获取在现有电路板上使用 SR2.0处理器的指导信息或新的定制电路板设计的相关建议。
请注意、处理器系列 ADC 输入不具有失效防护功能。 在处理器电源斜升并保持稳定之前、请勿施加外部输入。
有关未使用整个 ADC 或未使用任何 ADC 输入时连接 ADC 输入的信息、请参阅引脚连接要求部分
3..ADC0输入范围
VADC0_VREFP (1)正基准电压(1.71V 1.89V)
VADC0_VREFN (1)负基准电压 VSS V
ADC10B 电气特性(ALX 封装)描述了允许的 ADC 范围
ADC 输入用作 GPI
当 配置为作为通用 输入(GPI)运行时、ADC 输入连接到 AM243x (ALX) GPIO1模块。 每个 ADC0引脚到 GPIO1模块的分配在数据表的 ADC0信号说明表中进行了定义。
这些输入能够执行与任何其他 GPIO1输入相同的输入功能。 请阅读 TRM 中的 GPIO 部分、了解这些输入的功能。
AM62L
1.支持的 ADC 分辨率和通道
1个12位模数转换器(ADC)
–10位有效分辨率(ENOB≅10)
-最高4MSPS
–4个模拟输入(时间多路复用)
2. ADC 外设使用指南
请注意、处理器系列 ADC 输入不具有失效防护功能。 在处理器电源斜升并保持稳定之前、请勿施加外部输入。
有关未使用整个 ADC 或未使用任何 ADC 输入时连接 ADC 输入的信息、请参阅引脚连接要求部分
3.ADC0输入范围
VADC0_VREFP 正基准电压= VDDA_ADC0
VADC0_VREFN 负基准电压= VSS
ADC0模块不支持单独的 VADC0_VREFP 和 VADC0_VREFN 引脚
ADC 输入用作 GPI
不支持
此致、
Sreenivasa.
尊敬的电路板设计人员:
有关 AM64x 输入范围的附加信息
(34) AM6422:ADC0的外部模拟基准-处理器论坛-处理器- TI E2E 支持论坛
ADC0的外部模拟基准
AM6442:将 AM6442 ADC0引脚配置为 GPI。
ADC 输入端过压
TI 希望系统设计人员在设计产品时能够在建议运行条件(ROC)限制范围内运行、而不是在 绝对最大额定值限制内运行。 请参阅与 绝对最大额定值 表相关的表注#1。
超出绝对最大额定值运行可能会对器件造成永久损坏。 绝对最大额定值并不表示器件在这些条件下或在建议运行条件以外的任何其他条件下能够正常运行。 如果超出第6.4节建议运行条件但在绝对最大额定值范围内使用、器件可能不会完全正常运行、这可能影响器件的可靠性、功能和性能并缩短器件寿命。
设计正常运行条件时、不应使用绝对最大额定值表中定义的限值。 施加 超出 ROC 限制的电势有可能会损坏 AM64x 器件。 VDDA_ADC0的 ROC 最大值为1.89V、任何 AIN[7:0]的 ROC 最大值与施加到 VDDA_ADC0的电位相同。 如果在任何时间段内超过这些 ROC 限制、则有可能导致器件损坏。
AM64x 的每个 AIN[7:0]引脚上都有内部 ESD 钳位二极管。 必须考虑这些内部钳位 、因为当 施加的电压超过 绝对最大额定值 表中定义的"所有其他 IO 引脚的稳态最大电压"参数中定义的限制时、这些内部钳位将导通。
注意: 内部 ESD 保护电路仅设计用于在处理期间、PCB 组装之前和期间保护器件。 这些钳位无法保护器件免受系统级 ESD 事件的影响、这些事件可能具有 比 器件处理过程中遇到的能量级别高得多。 因此、如果需要保护 AM64x 免受系统级 ESD 事件的影响、系统设计人员应使用外部 ESD 保护电路。
器件 IBIS 模型应表示当查看其中一个 ADC AIN[7:0]引脚时预期看到的结果。
AM2434:AIN7处的 AM24x ADC0测量
此致、
Sreenivasa.