工具/软件:
尊敬的专家:
我们的客户误以为 PCIE_N 和 PCIE_P 连接顺序错误。 他们想知道他们是否可以通过软件调整顺序? 谢谢
此致、
朱星宇
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:
尊敬的专家:
我们的客户误以为 PCIE_N 和 PCIE_P 连接顺序错误。 他们想知道他们是否可以通过软件调整顺序? 谢谢
此致、
朱星宇
尊敬的 Xingyu:
从软件方面来看、我不知道有任何可针对 PCIe P/N 极性进行调整的情况。
据我所知、过去我听说过完全的通道反转( 与极性反转不同)是可能的、而这是由硬件处理的。 从这个过去的 E2E 工单(硬件团队已回复: https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1219261/tda4vh-q1-can-the-pcie-interface-swap-lanes-and-p-n-for-better-layout?tisearch=e2e-sitesearch&keymatch=pcie%25252525252520p%25252525252520n%25252525252520swap#)中、我发现极性也可能在硬件方面存在。 但是、我不确定这是否也都由硬件处理、如果不是、是否可以在软件中处理。
让我咨询内部软件开发团队、看看他们之前是否遇到过极性交换。
此致、
Takuma
尊敬的 Xingyu:
我从我们的硬件团队那里得到确认、硬件会根据 PCIe 规范自动支持极性反转。 无需 SW 即可调整此值。
报价:
""
根据 PCIe 规范:
"4.2.4.4.
在轮询的训练序列期间、接收器会查看 TS1和 TS2 20有序集的符号6-15作为通道极性反转(D+和 D-交换)的指示器。 如果发生通道极性反转、接收到的 TS1符号6-15将为 D21.5、而不是预期的 D10.2。 同样、如果发生通道极性反转、则 TS2有序集的符号6-15将为 D26.5、而不是预期的 D5.2。 这提供了通道极性反转的清晰指示。
如果检测到极性反转、接收器必须将接收到的数据反转。 发送器必须25切勿反转发送的数据。 所有通道上的所有 PCI Express 接收器都需要独立支持通道极性反转。 "
""
此致、
Takuma
尊敬的 Xingyu:
如果您是说反转通道、我之前发布的这个 E2E 主题中就为您解答了: https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1219261/tda4vh-q1-can-the-pcie-interface-swap-lanes-and-p-n-for-better-layout?tisearch=e2e-sitesearch&keymatch=pcie%25252525252520p%25252525252520n%25252525252520swap
报价:
""
Tx / Rx 必须一起供电。 Tx 和 Rx 的标准配置或完全反转。
尊敬的 Takuma:
[引用 userid="492487" url="~/support/processors-group/processors/f/processors-forum/1509523/am69a-pcie-data-line-order-swap/5806245 #5806245"]是的、客户想知道我们是否提供支持?