This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PROCESSOR-SDK-AM62A:LPDDR4的 zq 校准

Guru**** 2359140 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1481952/processor-sdk-am62a-zq-calibration-for-lpddr4

器件型号:PROCESSOR-SDK-AM62A

工具/软件:

您好的团队、

我们对 TI SoC 的 LPDDR4 ZQ 训练序列有疑问。

ZQ 校准是 DDR 训练之一。 通常、控制器需要向 DRAM 发出"ZQ start"命令和"ZQ latch command "命令、以完成 ZQ 校准。

然而、当 DRAM 有2个通道时、不同的 ZQ 校准行为因控制器而异。  您能帮助分享 TI SoC 如何执行 ZQ 校准序列吗?

例如:
1.一个 ZQ 从一个通道的一个 ZQ 锁存命令开始。
2.一个 ZQ 从一个通道的2个连续 ZQ 锁存命令(双锁存)开始。
3.双 ZQ 启动一个通道的 ZQ 锁存命令。
4. SoC 同时或一个接一个地触发两个通道的 ZQ 校准命令?

谢谢。
Maurice

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Maurice:控制器将使用一条 ZQCal 启动命令来启动校准、然后为每个通道发出 ZQCal 锁存命令。  我相信锁存命令会按顺序执行

    此致、

    James

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、James:

    感谢您的答复。

    Sitara SoC 的所有行为都相同、是这样吗?

    J7 SoC 怎么样?

    谢谢。

    Maurice

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我认为 J7是相同的、尝试确认...

    James

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、James:

    任何 J7更新?

    谢谢。

    Maurice

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    抱歉、Maurice、我无法在这里找到一个确定的答案。  我相当肯定的是、J7操作是相同的。  是否有任何后果取决于它是如何进行的?  或者这只是好奇吗?

    此致、

    James

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、James:

    只是好奇。 我们正在研究如何使用示波器捕获 ZQ 启动/锁存、因此需要知道 SoC 的启动校准命令。

    答案对我来说已经足够好了、感谢您提供的信息。

    Maurice