主题:TPS65219中讨论的其他器件
工具/软件:
尊敬的 TI 专家:
在 AM243x 数据表中、我看到2种封装。
您能总结一下外设和 IO 之间的差异吗?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:
尊敬的 TI 专家:
在 AM243x 数据表中、我看到2种封装。
您能总结一下外设和 IO 之间的差异吗?
尊敬的电路板设计人员:
引脚映射差异的数据表参考:
引脚属性(ALV、ALX 封装
AM243x 封装比较表(ALV 与 ALX)
连接要求(ALV 封装)
连接要求(ALX 封装)
信号说明
AM243x_ALX 封装-不支持的接口和信号
不支持的外设
DDRSS DDR4/LPDDR4 DDR 子系统 DDRSS 高达2GB (16位数据)、具有内联 ECC
具有错误定位模块(ELM) GPMC、高达1GB、具有 ECC 的通用存储器控制器
SERDES0
具有集成 PHY PCIe 单通道的 PCI Express 端口
具有 SS PHY USB 的通用串行总线(USB3.1 Gen1)超高速双角色设备(DRD)端口 (仅支持 USB2)
有关 USB 驱动程序支持的详细信息、请参阅器件软件构建表。
多媒体卡/安全数字 接口 MMCSD0 eMMC (8位)
闪存子系统(FSS) OSPI0 -仅支持 QSPI 模式
不支持 VMON_3P3_MCU 和 VMON_1P8_MCU VMON 信号
AM243x_ALX 器件封装不支持 EXTINTn 信号。
减少了实例和 IO 的数量
支持的通用异步接收器/发送器实例从9个(MCU 域中2个)减少到8个(MCU 域中1个)
通用 I/O GPIO 从198降至148
多通道串行外设 接口 MCSPI 从7 (MCU 域中2个)减少到4 (仅限主域)
增强型脉宽调制 模块 EPWM 从9减少到7
对于 ALX 封装类型的 EHRPWM5实例、仅 PWM_A 输出信号可用。
快速串行接口 FSI_TX 从2 减少到1、FSI_RX 从6减少到4
AM243x_ALX 器件封装不支持 ECAP0_IN_APWM_OUT 信号。
内部集成电路接口 I2C 从6 (MCU 域中2个)减少到3 (仅限主域)
模数转换器 ADC 从(12位分辨率)降至(10位分辨率)
不支持 TRC_DATA 信号14..23
不支持 ADC0_VREFP 和 ADC0_VREFN 引脚
ADC0_REFP 和 ADC0_REFN 直接连接到 SoC 内部的 VDDA_ADC0和 VSS。
不支持 MCU_SYSCLKOUT0和 MCU_EXT_REFCLK0信号。
不支持 SYNC0_OUT 和 CPTS0_RFT_CLK 信号。
AM243x_ALX 器件封装不支持 PRG1_IEP0_EDIO_OUTVALID 信号
电源引脚
VDDR_CORE PWR RAM 电源
ALV
L10、M13
ALX
G5、G6、J10、J12 、P14、 P8、R10
VDD_CORE PWR 内核电源
ALV
J10、J12、K11、K9 、L12、 L8、M11、M9、 N10、N8、 P9
ALX
F11、G10、H15 、H8、J9、 K11、K14、L13、 L9、M14、 M8、N10 、N9、R12、R13 R9
IO 组的 VDDSHV2 PWR IO 电源
ALV
2 R10、R8、T9
ALX
T11、T8、U11、U7、U8
注意:ALX 封装的 GND 引脚数量已减少
封装选项:
•ALV:17.2mm× 17.2mm、0.8mm 间距 (441引脚)[带盖] Flip-Chip Ball Grid Array (FCBGA)
•ALX:11.0mm× 11.0mm、0.5mm 间距 (293引脚)[超模压塑料] Flip-Chip Chip Scale Package (FCCSP)
EVM 参考
ALV
https://www.ti.com/tool/TMDS243EVM
https://www.ti.com/tool/TMDS64DC01EVM
https://www.ti.com/tool/TMDS243DC01EVM
https://www.ti.com/tool/RIO-DEV-PLATFORM
ALX
https://www.ti.com/tool/LP-AM243
https://www.ti.com/tool/BP-AM2BLDCSERVO
https://www.ti.com/tool/BOOSTXL-IOLINKM-8
此致、
Sreenivasa.
尊敬的电路板设计人员:
请参阅下面的其他输入
(+) TPS65219:TPS6521901 -电源管理论坛-电源管理- TI E2E 支持论坛
AM243x MCU 仅支持 VDD_CORE=0.85V 和 TPS65219 01. 将 Buck1配置为输出0.75V、因此不适合。 此外、ALX 封装不支持 VDDS_DDR、因此您无需将 PMIC 电源轨配置为输出1.1V 或1.2V。
对于采用 ALX 封装的 AM243x、我们建议使用 LP87334D。 https://www.ti.com/lit/pdf/slda059
下面是一个快速参考、它可能有助于澄清问题、但如果您有任何问题、请告知我们。
示例连接
(+) AM2432:MCU 域电源-基于 Arm 的微控制器论坛-基于 Arm 的微控制器- TI E2E 支持论坛
AM243x 器件中只有一个 在 MCU 和 MAIN 域之间共享的电压域。 然后、该单个电压域拆分为两个 PSC 电源域(MCU_PSC 和 MAIN_PSC)、然后将其拆分为多个 LPSC 分组。 这两个域的分离是为了实现复位隔离、这不会转换为分离的内核电压域。 仅 MCU 域 IO 和模拟电源是隔离的。 内核电源在主域和 MCU 域之间共享。
为了直接回答您的问题、 R5F 内核(主域)和 M4F 内核(MCU 域)共享 VDD_CORE 电源
(+) AM2431:VDDSHV5/CAP_VDDSHV_MMC1/VDDA_3P3_SDIO -处理器论坛-处理器- TI E2E 支持论坛
1A。 CAP_VDDSHV_MMC1的功能是什么?
[RR] CAP_VDDSHV_MMC1引脚路由至集成 SDIO_LDO0 3.3V 至1.8V LDO 的输出。 如果使用此 LDO、则应使用该引脚连接一个3.3uF 电容器、为该 LDO 稳压器输出提供额外的低频稳定性。
SDIO_LDO0用于根据 V1P8_SIGNAL_ENA 选择的状态向 AM243x SDIO I/O 引脚提供可选的3.3V 或1.8V 信号。
V1P8_SIGNAL_ENA 是根据在 SD 总线电源控制序列期间设置的 MMCSD1主机控制器 SD_BUS_VOLTAGE 选择设置的。 请参阅12.3.5.5.1.3 SD 总线电源控制
此外、请参阅下图、以查看 AM243x GP EVM 上的完整 MMC1分配路径。
客户将对 SD 卡 IO 使用3.3V 固定电压(不会使用1.8V/3.3V 的开关功能)。
1b。 在这种情况下、是否可以直接在 VDDSHV5上施加3.3V 电压?
[RR]如果未使用 SDIO_LDO0 (且 VDDA_3P3_SDIO 未使用)、则是的、则应直接从同一 SD 卡数字3.3V 电源为 VDDSHV5供电。
1c. 未使用 SDIO_LDO 时、应在 CAP_VDDSHV_MMC1上连接哪个 VSS 或3.3uF?
数据表显示" CAP_VDDSHV_MMC1引脚必须始终通过3.3-μF±20%电容器连接至 VSS "、同时还显示"如果未使用 SDIO_LDO 为 VDDSHV5供电、则这些焊球每一个均必须直接连接到 VSS。"
[RR]如果未使用 SDIO_LDIO、则应遵循将 VDDA_3P3_SDIO 和 CAP_VDDSHV_MMC1短接至 VSS 的要求。 请参阅 AM243x 数据表的表6-85。 连接要求(ALV 封装)
一维。 EVM 原理图看起来像是 CAP_VDDSHV_MMC1为 VDDSHV5 (不由外部电源供电)供电。 但是、数据表未说明 CAP_VDDSHV_MMC1的详细信息。 数据表显示"如果不使用 SDIO_LDO 来为 VDDSHV5供电、则这些焊球中的每一个均必须直接连接到 VSS。"、但没有关于"SDIO_LDO"的说明。
[RR]见我对问题1a 的答复。
[#2]
主题。 是否可以在 VDD_CORE 之后斜升 VDDA_3P3_SDIO?
[RR]正确。 可以在 VDD_CORE 之后斜升 VDDA_3P3_SDIO。 如果 SD 卡在电压 SD_BUS_VOLTAGE 选择序列期间断电、这是必要的(请参阅我上面的答案1a)
2b. 您提到了 VDDSHVx、如下所示。 请确保"VDDA_3P3_SDIO"。
[RR]正确。 让我澄清一下。 本讨论最初仅考虑 VDDA_3P3_SDIO 以及它如何为 VDDSHV5 (MMC1)引脚组供电。 我们发现、可以忽略数据表中当前的 VDDSHV5和 VDDA_3P3_SDIO 电源序列要求。 这些电源引脚的数据表序列应视为建议的启动序列、但不应视为所需的启动序列。 启用 VDD_CORE 后、即使在 PORz 取消置位和器件启动后、对 VDDSHV5和 VDDA_3P3_SDIO 进行下电上电时也不会出现问题。
我们还发现、在 VDD_CORE 之前或之后对 VDDSHV5进行排序的能力也可应用于所有 VDDSHVx I/O 电源组。
我们仍然建议在初始启动期间正常遵循此数据表顺序、但如果需要对这些 VDDSHVx 电源域中的任何一个进行下电上电、不会导致器件出现问题。
我们的客户希望以 Excel 格式请求 AM64x 的引脚属性。
以下是针对 AM243x 器件制作的类似文件的链接:
/cfs-file/__key/communityserver-discussions-components-files/791/AM243x_5F00_ALV_5F00_ALX_5F00_PinAttributes.xlsx
请求的目的是、他希望通过比较这两个系列(相同的封装 ALV)的 IO 信息来确保这两个系列(相同的封装 ALV)是否可以直接替换。
此致、
Sreenivasa.