工具/软件:
您好 TI、
我们正在使用开发低功耗嵌入式系统 TI Sitara AM62A3 处理器和 PMIC (TPS65931211RWERQ1)。 在电源优化期间、我们观察到了开始转换时的系统不稳定 DEEP SLEEP 至 ACTIVE 状态 —由电源轨和 I/O 接口(例如 DDR、PMIC、外设复位)的时序或时序错误引起。
关键问题:
-
建议的唤醒或上电序列是什么 是否在从深度睡眠转换回活动状态时对 AM62A3?
-
具体来说、哪些块(例如 DDR、PMIC、I/O 域)需要重新初始化或稳定、以什么顺序?
-
-
引入受控延迟的方法 (例如、10ms–100ms)、以确定睡眠到唤醒转换的关键点?
-
Linux 电源管理框架或引导加载程序(例如 U-Boot)中是否有挂钩可以安全地插入延迟?
-
是否可以有意对唤醒 GPIO 或 PMIC IRQ 进行门控或延迟?
-
-
有人遇到过类似的问题 电源轨上的纹波或欠压问题 在唤醒期间、哪些缓解技术(例如、电容器更改、复位保持时间调优)效果最佳?
我们已经确定电源轨上的纹波会在唤醒期间导致 PMIC 意外复位、因此现在我们要对进行微调 计时和控制 直流/直流转换器。
如果您对最佳实践或文档参考有任何见解、我们将不胜感激。
提前感谢您。
最好的考虑
Abhineet Ranjan