This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SK-AM62B-P1:SoC UART1 FET 开关和放大器需要进行澄清;SK-AM62B-P1原理图中的缓冲器部分

Guru**** 2330830 points
Other Parts Discussed in Thread: SK-AM62B-P1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1520463/sk-am62b-p1-clarification-needed-on-soc-uart1-fet-switch-buffer-section-in-sk-am62b-p1-schematic

器件型号:SK-AM62B-P1

工具/软件:

醇度 TI 专家、

我目前正在根据设计定制的单板计算机(SBC) SK-AM62B-P1 EVM 浮动驱动器。 在处理原理图时、我遇到了一些关于的混淆 SOC UART1 FET 开关和缓冲器部分 (如 EVM 原理图第37页中所示)。
e2e.ti.com/.../8176.PROC142A_2800_002_29005F00_SCH_5F00_With_5F00_Design_5F00_Updates_2E00_.Notes_5F00_V1.0.pdf

我注意到来自的信号 SoC_UART1 路由到多个块:

  • FT4232 USB 转 UART 桥接器部分

  • 用户扩展连接器

  • 也通过 A 路由 FET 开关/多路复用器 一起 SOC_SPI2 要容易得多。

我正在尝试完全了解 连接拓扑和用途 部分内容:

  • 如何控制开关逻辑?

  • 什么决定了 UART1是连接到 FT4232还是连接到扩展连接器?

  • 为什么 SPI2和 UART1共享此开关结构?

非常希望详细说明或块级概述本节的运行方式。

谢谢你
Arijit

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好  Arijit

    谢谢你。

    请阅读数据表中的引脚属性

    每个 SOC 引脚都提供了能够多路复用多项功能的功能。

    SK 旨在展示多种功能、因此具有多个连接。

    一个用例是 UART。  

    请参阅以下常见问题解答  

    (+)[常见问题解答] SK-AM62:不同 UART 的用途-处理器论坛-处理器- TI E2E 支持论坛

    FET 开关由 IO 扩展器启用。

    此致、

    Sreenivasa.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好  Arijit

    如果您需要其他说明、请总结引脚和用例。

    此致、

    Sreenivasa.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我试着了解如何实现 SN74CB3Q3257PWR FET 总线开关 SN74AVC4T245DGVR 电平转换器 FT4232 USB 转 UART 桥接器 用户扩展连接器 相互连接并协同工作。 许多 UART 和 SPI 信号似乎在这些部分之间共享、这有点令人困惑。 如果清楚地说明或块级概述这些元件的链接方式以及信号路由的处理方式、将会非常有帮助。

    谢谢你

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好  Arijit

    谢谢你。

    它们可能无法协同工作。

    根据所需的功能、您可能必须配置 EVM。

    此致、

    Sreenivasa.