This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DRA821U:CPSW 时间同步事件 FIFO 深度

Guru**** 2416110 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1528097/dra821u-cpsw-time-sync-event-fifo-depths

器件型号:DRA821U


工具/软件:

您好、

TRM 的单端口 MCU_CPSW 具有以下内容:
12.2.1.4.7.8 事件 FIFO
所有时间同步事件都被推入事件 FIFO。 打开了 32 个地点 写入 FIFO 而不会发生溢出
支持指示。 软件必须及时为事件 FIFO 提供服务、以防止 FIFO 溢出。

多端口主 CPSW 的此流程如下:
12.2.2.4.7.8 事件 FIFO
所有时间同步事件都被推入事件 FIFO。 打开了 10 个位置 写入 FIFO 而不会发生溢出
支持指示。 软件必须及时为事件 FIFO 提供服务、以防止 FIFO 溢出。

这是个拼写错误吗?

粗略的计算表明、在绝对最坏情况下、背对背 PTP Delay_Req 报文分布在可能的一个 10G 和三个 2.5G 端口上并在主 CPSW 中同时运行、可能会在 418ns 内填充一个 10 深度事件 FIFO。  

谢谢、
Gerry