This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPSM82823A:PSpice for TI 在配置为 3.3V 输出时行为不稳定

Guru**** 2486065 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1555991/tpsm82823a-unstable-behavior-in-pspice-for-ti-when-configured-for-3-3v-output

器件型号:TPSM82823A


工具/软件:

尊敬的 TI 支持团队:

我正在评估 TPSM82823ASIL、以便使用 PSpice for TI 从 5V 输入生成 3.3V 电压。

当我使用提供的默认参考设计 (R1=1.8V 200kΩ、100kΩ) 时、仿真显示稳定的 VOUT = 1.8V。
然而、将 R1 修改为 450kΩ(E96 系列中的 453kΩ) 以实现 3.3V 输出后、仿真结果变得不稳定。

根据 Webench Designer、R1=3.3V 453kΩ 实际上是建议的值、因此电阻器计算本身应该是正确的。

您能否澄清以下几点?

  1. PSpice for TI 参考工程在内部是否在 1.8V 下运行时固定、所以只是更改电阻器值可能会在 3.3V 下导致不稳定?

  2. 当 R1 增大时、是否应调节前馈电容器 (Cff)(例如,当 R1 从 200kΩ 变为 450kΩ 时,是否应按比例减小)?

  3. 导致波形看起来不稳定的原因是否是在轻负载条件下工作并采用 PFM 模式? 是否有方法在仿真中强制使用 PWM 模式?

  4. 输出电容器选择(电容和 ESR 模型)或仿真设置(时间阶跃,启动选项等)是否会导致观察到的不稳定性?

感谢您提供有关建议设置或调整的指导、以便在 PSpice for TI 中仿真 3.3V 稳定运行。

非常感谢您的支持。

Conor

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Conor:

    您需要增加 3.3V 原理图的负载电阻值。 当前、对于 3.3V VOUT、负载 (1.8/3) 约为 5.5A、该器件会进入电流限制状态。

    此致、

    Varun