This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C6678:TMS320C6678:PCIe 接口阻抗

Guru**** 2489685 points
Other Parts Discussed in Thread: TMS320C6678

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1553094/tms320c6678-tms320c6678-pcie-interface-impedance

部件号:TMS320C6678


工具/软件:

 SPRABC1 SERDES 实施指南指定了 PCIe TX 和 RX 对的 100 Ω 差分布线。   

我连接的器件为这些信号指定了 85 欧姆的差分阻抗。

 TMS320C6678 可以在 85 欧姆下运行、或者应该如何处理这种情况?

谢谢您、

Danny

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    另外、我省略了另一个细节:  这两个器件直接通过 PCB 布线和交流耦合电容器进行连接、没有连接器。  连接路径< 2 英寸。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Danny、

    提供差分布线阻抗指导原则、以更大限度地减少由于阻抗不连续性而产生的信号反射。
    由于可能无法满足精确的 100 欧姆差分阻抗、因此阻抗有容差。 可以将 85 Ω 差分阻抗视为在允许的容差水平内。 我们还建议对原理图/布局进行任何时序/高速信号仿真、以提高一次性成功的几率。 考虑到您的 PCB 布线小于 2 英寸、我认为您应该没问题。