This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 66AK2H14:TX 驱动器均衡

Guru**** 2539500 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1562009/66ak2h14-tx-driver-equalization

器件型号:66AK2H14


工具/软件:

尊敬的社区:

我想了解基于 spruho3b 文档的串行器/解串器 Tx 参数。

§14.2.3 声明 4 个参数 C0、C1、C2、CM、其中 C0 是根据 CM、C1、C2 值计算得出的。 公式 (3) 给出了这些值之间的关系

实际上、CM、C1、C2 可通过软件手动调整进行调整(寄存器确实存在)。

但在同一段中、我们可以看到另一个公式、其中 C++C1+CM = 1(标准化)、而不引用 C2。 因此、解释说 C0 仅依赖于 C1、CM、而不是 C2

请说明一下吗?

在图 14 中,我们可以看到去加重、预冲和增强计算,但没有什么取决于 C2 值! 那么 C2 的用途是什么呢? 这很令人困惑  

如果你能解释一下就会很好。

此致、

Bruno

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    指派的工程师今天就不在办公室了。 预计下周初会做出响应。

    谢谢、
    Keerthy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Bruno、

    感谢您的耐心和耐心。

    如 KeyStone II 架构串行器/解串器 (SerDes)-用户指南中所述、 发送器使用带系数的 4 抽头 FIR 滤波器  厘米 C₀ μ s C₁ μ s 、和 C₂ μ s

    然后、输出可表示为:  

    y (n)  cmdn+1 +C0dn +C1⋅dn1 +C2⋅dn2

    系数 厘米 C₀ μ s C₁ μ s 、和 C₂ μ s 根据通道控制寄存器位、可以是正或负。

    归一化条件如下所示:

    ( 归一化 Eq:1 — 通用模式 )∣cm∣+∣C0+C1+C2=1

    以及的值 厘米 C₁ μ s C₂ μ s 已增加、 C₀ μ s 自动降低以保持这种等效性。

    从上面的屏幕截图中、提到“ 发送器实现的均衡比率可通过 PCIe 模式下的 PCIe 抽头系数或通用模式下的寄存器设置计算得出。

    指定 PCIe 模式 、串行器/解串器通常支持 后标去加重功能 (C1) 和 主光标 (CM) 。 在这些模式下、  C2 (前标抽头) 有效未使用/设置为零。

    因此、归一化简化为:

    CM + C0 + C1 = 1 (  EQ:2 -  PCIe 均衡情况 、其中只有 cm 和 C1 相关 )

    在第 14.2.2 节中: “  PCIe 模式、TX 驱动器均衡和摆幅/转换设置由查询表 (LUT) 控制。 出于任何原因、如果需要通过寄存器控制这些设置、则必须使覆盖启用生效

    此致、

    Betsy Varughese.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您发送编修。

    抱歉、我没有提到我的应用不是 PCIe、而是 10G-XFI。

    §、我并没有真正考虑专注于 PCIe 的 14.2.2 μ H

    因此、§14.2.3 中选择的计算示例(我认为它是通用说明)实际上是面向 PCIe 的、这一点并不明显。

    然后、对于 10G、您确认 TX 波形中涉及 C2(在覆盖置位的条件下)。

    这是正确的吗?

    此致、

    Bruno

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Bruno、

    请浏览文档https://www.ti.com/lit/an/sprac37/sprac37.pdf?、 我相信解决此问题会有所帮助。

    此致、

    Betsy Varughese.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Betsy、

    您能否解释一下如何实现超控?

    spruho3a(2016 年 7 月的最后版本) 表 14-2 指出、 OVR 控制可 在地址 LANE_088、LANE_0A0 中找到

    但这些地址不存在  

    您能准确地说吗?

    此致、

    Bruno

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Bruno、  

    我不认为它 是 CPU 存储器映射地址、而是串行器/解串器通道寄存器空间内的偏移量。  

    您可以在中找到存储器映射详细信息 第 16 章  https://www.ti.com/lit/ug/spruho3a/spruho3a.pdf?。

    此致、

    Betsy Varughese.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Betsy、

    我不确定是否理解你的评论。

    我指的正是 Spruho3a 文档! 以及串行器/解串器通道寄存器空间。

    LANE_0A0 和 LANE_0A8 定义为“保留“

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Bruno、

    lane_0A0 和 lane_0A8 均定义为“保留“

    您能检查一下这个吗? 、对于 PHY-A、这些通道不是保留的。

    是的、 如果您使用的是 PHY-B、在这种情况下配置会“反向“。

    此致、

    Betsy Varughese.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Betsy、

    您的图片似乎对应于 PHY-A 串行器/解串器映射(表 16-1)

    对于 10G、作为我们的用例、我们必须查看 PHY-B 表(请参阅从表 16-2 中提取的上一个快照)

    你不同意吗?

    此致、

    Bruno

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Bruno、

    是的、我更新了评论。  

    spruho3a(2016 年 7 月的最后一个版本) 表 14-2 显示 OVR 控件可 在地址 LANE_088、LANE_0A0
    找到

    此表实际上描述了“ PCIe 模式 TX 驱动器转换、均衡和振幅设置的寄存器说明 “。

    指定 通用模式 、请参阅下表。

    &  表 14-4. 有关“ PHY-B 的 TX 驱动器寄存器信号 “。

    此致、

    Betsy Varughese.