This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM6442:关于处理引脚连接要求中未指定的未连接信号。

Guru**** 2563960 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1572989/am6442-regarding-the-handling-of-unconnected-signals-that-are-not-specified-in-the-pin-connectivity-requirements

器件型号:AM6442


工具/软件:

尊敬的   TI 专家:

关于处理引脚连接要求中未指定的未连接信号。

对于以下未使用的信号、集电极开路配置是否足够、或者它们是否需要下拉电阻器?

或 VSS 连接?Ω

SPI 信号

SPI0_CLK
SPI0_D0
SPI0_D1
SPI0_CS0
SPI0_CS1

MCAN 信号

MCAN0_RX
MCAN0_TX
MCAN1_RX
MCAN1_TX

UART 信号

UART0_CTSn
UART0_RTSN
UART0_RXD
UART0_TXD

4.MCU_OSC

MCU_OSC0_XI
MCU_OSC0_XO

MCU UART 信号

MCU_UART0_RXD
MCU_UART0_TXD
MCU_UART0_CTSn
MCU_UART0_RTSN

6. MCU 系统信号

MCU_RESETSTTZ

7.系统信号

EXTINTn

MCU 系统信号

MCU_SAFETY_ERRORn

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kiyoshi KOGURE

    感谢您的查询。

    请参阅以下内容:

    原理图设计指南和原理图审阅检查清单参考  

    当布线连接到处理器引脚(IO 焊盘)并且 IO 未被主动驱动(悬空)时、
    建议使用并联拉电阻 47kΩ。 在此期间、处理器 IO 缓冲器为(TX(输出)和 RX(输入)被禁用
    且在复位后和复位后、内部拉电阻(上拉和下拉)关闭。 IO 位于中
    高阻抗状态、有效地充当会拾取噪声的天线。 在不并联拉电阻的情况下、IO
    处于高阻抗状态。 高阻抗使得噪声可以轻松地将能量耦合到悬空信号布线上
    并产生可能超出 IO 建议工作条件的电位。 电势会产生一个
    IO 上的电过应力 (EOS)。 处理器内部的静电放电 (ESD) 保护电路
    设计用于在处理过程中、仅在将器件安装到 PCB 上之前保护器件免受 ESD 影响。

    处理器数据表参考:

    此致、

    reenivasa