This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DRA829J-Q1:PCIe:SERDES RX 的共模电压

Guru**** 2577385 points
Other Parts Discussed in Thread: DRA829J-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1573412/dra829j-q1-pcie-common-mode-voltage-at-serdes-rx

器件型号:DRA829J-Q1


工具/软件:

我们使用 DRA829J-Q1 的 PCIe (SERDES0 和 SERDES2) 与第 1 代器件、Jacinto 是根复合体。

交流耦合电容器为 100nF、放置在靠近发送器的位置。

测量结果显示 Jacinto 接收器输入端的共模电压为 0V。

尽管 Jacinto 引脚上没有负基准连接、但我们期望 Jacinto 能够评估全差分电压、即使一个 SERDES RX 输入引脚处于负电势也是如此。
还是可以通过寄存器设置来调节 SERDES 接收器的共模电压?

此致、Peter

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Peter:

    感谢您 抽出宝贵的时间发布这些问题。 我将对此进行研究、并在本周结束时回复您。

    此致、

    Jeff

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Peter:

    测量结果显示 Jacinto 接收器输入端的共模电压为 0V。

    如下面的 PCI 规范所示、接收器直流共模电压的标称值为 0V。  

    我们期望 Jacinto 即使一个 SERDES RX 输入引脚处于负电位、也能够评估全差分电压。

    是的、由于输入缓冲器是交流耦合差分比较器、因此它们会响应 RX_P 和 RX_N 之间的电压差 只要摆幅保持在 PCIe 合规性水平范围内、即使一个引脚 降至 负电位以下、它们也应该能够评估全差分电压。  

    SERDES 接收器的共模电压是否可通过寄存器设置进行调节?

    否、接收器的共模电压不能通过寄存器设置来调节。

    如果您有任何其他问题、请告诉我!

    此致、

    Jeff