工具/软件:
大家好!
在 TI AM3352BZCZ100 和 Micron 之间的仿真 MT41K256M16TW-107-P 中、当施加的电压设置为 1.35V 时、DQS 信号的交叉点会略有漂移、如图所示。
波形取自 U8 的 DQS 信号、消除了 VREF (VrefDQ) 设置、阻抗和 ODT (RTT) 端接值的影响。
波形处于 CPU 写入操作期间。
布线长度匹配。
即使不考虑 PCB 模式、也会发生偏移、这表明 MT41K256M16TW-107-P 的输出已延迟。
使用的 IBIS 模型是:
TI:AM3352BZCZ100→sprm552c.ibs
Micron:MT41K256M16TW-107-P→v00h-1p35-ibis

我们测试了 IBIS 模型中的各种驱动强度 (5–12mA)。
12mA 和 6mA 的波形显示了时序滞后、交叉点明显受影响。




为了解决该问题、我们编辑了 IBIS 模型以将信号延迟 0.1ns 至 0.2ns、这使交叉点与中心对齐。


【问题】
・在上述条件下执行 PCB 仿真是否可以接受?
・在初始延迟设置为“0"的“的情况下运行仿真是否存在任何问题?
・如果有其他现象或因素需要检查,请告诉我。
此致、
ITO