This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM4372:询问权力

Guru**** 2694645 points

Other Parts Discussed in Thread: AM4372

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1588743/am4372-inquiry-about-power

部件号: AM4372

您好的团队、

我对 AM4372 电源引脚和断电序列有疑问。

  1. 在数据表[5.12.1.1 电源压摆率要求]部分、具体提到的“内部 ESD 保护器件“是什么? 这些钳位二极管是还是类似二极管? 如果使用二极管、它们连接到哪些线路?

  2. 在数据表部分[5.12.1.3 断电时序]中、它指出 VDDS/VDDS_CLKOUT 和 VDDSHVx[x=1-11]之间的电位差在断电期间必须始终小于 2V。 只要满足 2V 差分要求、假设 VDDS/VDDS_CLKOUT 在断电序列期间超过 VDDSHV[x]就不会产生固有的问题是否正确? 请确认这一理解。

 

此致、
转到

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    感谢您的联系。 我们不会分享有关内部设备架构的信息。 客户必须遵循该规范中记录的压摆率要求。

    关于时序控制的问题、理想的实现方式是在所有 VDDSHV 电源关闭后使 VDDS 和 VDDS_CLKOUT 斜降。 如果这是不可能的,那么你的理解是正确的。 除了“<2V"电“电压差之外、我们还建议保持 VDDS 和 VDDS_CLKOUT 电压≥1.5V、同时另一个电源完全斜降、以更大限度地减小浪涌电流。

    谢谢、

    Brenda

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Brenda、  

    感谢您的回答。

    关于时序控制问题、理想的实现方案是在所有 VDDSHV 电源关闭后使 VDDS 和 VDDS_CLKOUT 斜降。 如果这是不可能的,那么你的理解是正确的。 除了“<2V"电“电压差之外、我们还建议保持 VDDS 和 VDDS_CLKOUT 电压≥1.5V、同时另一个电源完全斜降、以更大限度地减小浪涌电流。[/报价]

    VDDS/VDDS_CLKOUT 的斜降和 VDDS/CLKOUT 的斜降之间存在大约 200ms 的间隔。
    此间隔是否没有问题

    此致、
    转到

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    为了确保我了解您在上一条消息中的描述: VDDS/VDDS_CLKOUT 之前的 VDDSms 是否已关闭?

    谢谢、

    Brenda

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、没错。

    此致、
    转到

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    不确定我是否理解这里的问题。  在 VDDS/ VDDS_CLKOUT 之后关闭 VDDS/VDDS_CLKOUT  实际上是数据表建议的。  

    谢谢、

    Brenda

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    问题是“ VDDS/VDDS_CLKOUT 之间的间隔为 200ms。 这是不是真的?“

    谢谢您、
    转到

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的澄清。 200ms 明显高于我们在工作台上表征的任何断电时隙。 我们的建议是调整断电序列、以便在 VDDS/VDDS_CLKOUT 放电至~300mV 以下时立即关闭。  

    谢谢、

    Brenda

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Brenda、

    在测试期间、VDDSHV[x](配置为 3.3V)钳位在大约 1.3V、直到 VDDS/VDDS_CLKOUT 开始下降。
    CPU 内是否可以形成从 VDDS/VDDS_CLKOUT 到 VDDSHV[x]的内部电流路径?

    此致、
    转到

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    减少   VDDS/VDDS_CLKOUT 之间的 200ms 断电时序后、您是否会看到此问题?

    谢谢、

    Brenda

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Brenda、

    即使从 200ms 降低到 20ms、仍会发生钳位。

    是否最好同时关断 DDS、VDDS_CLKOUT 和 VDDSHV[x]?

    此致、
    转到

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您是否针对 AM437x 使用 TI 推荐的电源解决方案、或者这是定制的电源解决方案? 如何触发断电序列(移除前置稳压器或存在受控开/关逻辑)? 您能否通过专用 E2E 分享原理图以及所有 SoC 电源轨斜降的示波器捕获? 在捕获每个电源组的断电时、请使用相同的示波器触发器、以便我们可以分析信号之间的时序。  

    注意:电源相关技术支持的带宽将从 12 月 17 日至 1 月 7 日期间限制。 提前感谢您的耐心。   

    谢谢、

    Brenda