Other Parts Discussed in Thread: TDA4VM, SN74LVC1G17
器件型号: TDA4VM
《主题: SN74LVC1G17》中讨论的其他器件
您好:
我在 TDA4VM 周围设计了一个具有遵循 PDN-0C 的电源方案的定制电路板。 我正在调试一个问题、即当电路板通电时 MCU_RESETSTATz 信号会变为高电平、但不会达到适当的高逻辑电平(根据数据表,这是电路板上的 VDDSHV0_MCU、它是 3.3V)。 相反、信号变为 0.663V。 我在 MCU_RESETSTATz 信号上有一个 10K 下拉电阻、该下拉电阻可按照评估板建议为 OSPI 和 QSPI 存储器复位线路馈送两个 SN74LVC1G17DBVT 缓冲器。 这是一个问题、因为由于电压电平较低、OSPI 和 QSPI 存储器保持复位状态。
我能够完全引导至 Linux、并在主内核和 MCU 内核上运行测试程序、因此据我所知、电路板的功能没有问题。 RESETSTATz 信号也正常工作、并在引导时进入正确的逻辑电平 (3.3V)。
由于我测量的电压值为奇数、我想知道引脚上是否有一些内部上拉或下拉。
1) MCU_RESETSTATz 引脚行为是否可以通过软件进行配置、如果可以、我应该在 SDK 中的哪个位置进行检查?
2) 在硬件方面,是否有任何其他信号我应该检查和进一步的调试建议?
