您好!
在我们 的其中一个变体(基于 AM64xx 的平台)中、每个 MCSPI 通道需要多达6个 SPI 从器件。 MCSPI 在每个通道上使用6个从器件是否存在任何硬件限制? 我已经看到每个 MCSPI 有4个 CS。 这是否意味着单个 MCSPI 最多可支持 4个从通道?
此外、我们还需要使用 GPIO 作为 CS、因为许多 CS 都是针对其他一些功能进行多路复用的。 使用 GPIO 而不是定义的 CS 引脚是否有任何限制?
谢谢你
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
在我们 的其中一个变体(基于 AM64xx 的平台)中、每个 MCSPI 通道需要多达6个 SPI 从器件。 MCSPI 在每个通道上使用6个从器件是否存在任何硬件限制? 我已经看到每个 MCSPI 有4个 CS。 这是否意味着单个 MCSPI 最多可支持 4个从通道?
此外、我们还需要使用 GPIO 作为 CS、因为许多 CS 都是针对其他一些功能进行多路复用的。 使用 GPIO 而不是定义的 CS 引脚是否有任何限制?
谢谢你
谢谢
[引用 userid="177086" URL"~/support/processors-group/processors/f/processors-forum/1112005/am6421-SPI-slave-count-per-SPI-channels/4121770#4121770"]您希望使用 McSPI 接口连接哪种类型的 SPI 器件?我们需要使用使用 SPI 接口的阈值可配置数字输入。 请参阅 ADE1201
[~ userid="523220" URL"/support/processors-group/processors/f/processors-forum/1112005/am6421-SPI-slave-count-per-spi- channels"] 在我们的其中一个变体(基于 AM64xx 的平台)中、我们需要 每个 MCSPI 通道具有多达6个 SPI 从器件。 MCSPI 在每个通道上使用6个从器件是否存在任何硬件限制? 我已经看到每个 MCSPI 有4个 CS。 这是否意味着单个 MCSPI 最多可以支持 4个从通道?对于每个 SPI 接口的从器件数量、我们是否有任何实际限制?
您好 Chris、
对于每个 SPI 接口的从器件数量、我们是否有任何实际限制?
SPI 器件是根据芯片选择使能而不是地址进行选择的。 如果您在寻找 这些器件的 X 6接口、除了芯片选择引脚、我看不到任何其他限制。
我已经看到每个 MCSPI 有4个 CS。 这是否意味着单个 MCSPI 最多可支持 4个从通道?
我必须检查每个 MCSPI 提供4个 CS 的用例。 对于您的应用、任何 GPIO 均可用于 CS。
此致、
Sreenivasa
谢谢 Srinivasava、
我知道我们可以使用 GPIO 而不是 CS。
我的另一个查询与可 连接到单个 MCSPI 端口的从器件数量有关。
在某些从器件数据表中、它们可能定义了 SPI 通道中允许的最大器件数、以确保正常工作。 我知道理论上没有这样定义的数字、但在实际情况下、 如果在 SPI 主通道下使用6个或更多的从器件、我们是否会面临任何驱动问题或时钟电容问题或任何此类硬件限制?
谢谢你