我们使用同步总线在 AAD 模式下将 FPGA 连接到 GPMC。
我们只有一个 FPGA 芯片选择(器件上根本没有备用引脚)
将有 CPU 访问和 DMA 访问 FPGA。 如果 CPU 访问 FPGA 内的32位值、我们希望它处于突发模式。
FPGA 将不可高速缓存、因此我们不希望在具有回绕的完整高速缓存中读取。
AddressRange 的某些部分也具有破坏性读取。
GPMC 是否可以设置为以突发方式读/写32位值、而不再次发送地址?
DMA 需要传输大量数据、因此此处的突发将会很好。
是否有办法允许 DMA 读取更长的数据突发?