This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TDA3:DCC Valid0值

Guru**** 1960875 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/581787/tda3-dcc-valid0-value

器件型号:TDA3

尊敬的专家:

假设配置如下:

-参考时钟= 32kHz;测试时钟= 20MHz;测试时钟的允许偏差= 0.02%

对于 Valid0计数器、我最终得到的值为"0"。 我想知道

1) 1)在这种情况下、是否允许 Valid0具有"0"或 Valid0计数器至少需要"1"值?

2) 2)偏差精度是否存在一般限制?

计算:

非常感谢、致以诚挚的问候、

Gregor

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Gregor、

    请参阅 TRM 中的 DCC 章节

    您可以在其中找到计数器0、Valid0和计数器1含义的偏差精度和解释。

    我不是 DCC 专家、但我想我可以通过电子邮件向您提供有关价值观的更多信息

    此致、
    Mariya
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    出于完整性考虑、我获得了以下信息:

    1) 1)在这种情况下、是否允许 Valid0具有"0"或 Valid0计数器至少需要"1"值? 我假设至少需要使用1个较慢的时钟、您能否确认?

    Valid0不能编程为‘0’。 在允许的漂移为0%的情况下、它应该等于较慢时钟的1个时钟周期周期(最小值)。

    2) 2)偏差精度是否存在一般限制? 在 TRM 中,它说:“具体而言,DCC 应该在100ms 时间内检测到与预期频率相差2%的漂移。”

    是的、在给定时间段内、测试时钟中的最小可检测/允许漂移存在一般限制。 它取决于这两个时钟的比率(即 测试时钟和参考时钟)。

    对于上述情况、参考时钟= 32kHz 且测试时钟= 20MHz、无法使用 DCC 检测0.02%的漂移。

x 出现错误。请重试或与管理员联系。