This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TDA3:TDA3上 McASP1 AHCLKR 的最大时钟

Guru**** 2614265 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/581755/tda3-max-clock-of-mcasp1-ahclkr-on-tda3

器件型号:TDA3

你(们)好

我需要在 McASP1 AHCLKR 上使用98.304MHz、在 TDA3上使用 ACLKR。

根据下图、最大值为50MHz。

根据下图、最大值为100MHz。

TDA3上 McASP1 AHCLKR AHCLKR 和 ACLKR 的最大时钟是多少?

此致、
JP PARK

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、JP Park、

    请附上您提到的数字。

    您使用哪种封装和芯片版本?

    此外、请参阅表7-x 《数据手册》中 McASP1的时序要求、用于检查最大频率。

    此致、
    Mariya
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、JP Park、

    现在可以看到这些图。 我已将您的问题转交给区经理团队、以获得更多澄清。

    此致、
    Mariya
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Mariya、

    您使用哪种封装和芯片版本?
    ->适用于高级驾驶员辅助系统(ADAS)的 TDA3x SoC 15mm 封装(ABF)器件版本2.0

    TDA3x DM 为 TDA3x_ABF_SR2.0_DM_VA.pdf。

    感谢您的快速回复。

    此致、
    JP PARK
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、JP Park、

    时序要求和开关特性中显示了与配套器件通信所允许的最大频率。
    在 TDA3x 情况下- SoC 和配套器件之间通过 McASP 进行通信的最大允许频率为50MHz。

    最大支持频率表列出了该器件上每个模块的时钟源选项以及该模块可接受的最大频率。 这些时钟由模块的集成时钟发生器用于调整所需的通信时钟。

    谢谢、
    直径
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Dian

    感谢您的回答。

    谢谢、
    JP PARK
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    JP Park、
    请注意、该器件中没有 AHCLKR 引脚。 然而、50MHz 限制也适用于 ACLKR 引脚和相应的发送器引脚。
    从图24-114开始、TRM 中描述了 McASP 时钟选项。 McASP 模块方框图和以下3个图。
    您还可以看到时钟可以从 AUXCLK (高达192MHz)派生。
    在这种情况下、引脚会将 MCASP 限制为50MHz。

    此致、
    STAN