This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320VC5506:如何实现 TMS320VC5506将 McBSP FSX2、FSR2、CLKR2、CLKX2配置为高阻抗?

Guru**** 2618425 points

Other Parts Discussed in Thread: TMS320VC5506

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/581285/tms320vc5506-how-to-achieve-the-tms320vc5506-configuring-the-mcbsp-fsx2-fsr2-clkr2-clkx2-as-high-impedance

器件型号:TMS320VC5506

TMS320VC5506将 McBSP FSX2、FSR2、CLKR2、CLKX2配置为高阻抗的过程是什么?

我们将 TMS320VC5506的 McBSP 用作 PCM 接口(主器件 A)、 并联同一总线以用于另一个主器件芯片(主器件 B)、从而在不同的情况下控制器件。

然而、当主器件 B 被发送时、Fsync 和时钟电压电平受到主器件 A 的影响、即使我们已经将所有端口稳定为一个输入状态。

如何 将 McBSP FSX2、FSR2、CLKR2、CLKX2配置为高阻抗?

谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    用户476831、

    我已将此事转交给专家。 他们的反馈应发布在此处。

    BR
    Tsvetolin Shulev
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Cvetolin Shulev-XID、

    感谢你的帮助。
    现在、我们已经做了一个可以解决这个问题的实验。 共享。
    我们参考了第130页和138页上的文档(McBSP 参考指南)。
    当 DLB (数字回路)位被稳定为"1"并且 FSR/CLKR 上的引脚状态为高阻抗时。
    经过测试后、它可以正常工作、但我们不确定这种方法是否正式。

    谢谢你。

    ----

    更新了、

    我们按如下方式重新设置寄存 器、FSX2、FSR2、CLKR2、CLKX2为高阻抗、主器件 B 的功能正常工作。

    XIOEN、RIOEN = 0、(串行端口)、CLKXM、FSXM、 CLKRM、FSRM=0、

    谢谢你。