This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] RTOS/AM5728:PCIe 示例源代码

Guru**** 2618835 points

Other Parts Discussed in Thread: AM5718, AM5728

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/579664/rtos-am5728-pcie-example-source-code

器件型号:AM5728
主题中讨论的其他器件:AM5718

工具/软件:TI-RTOS

您好、香榭丽舍

我的一位客户请求我们提供 PCIe 的参考源代码。
请帮我获取 PCIe 源代码吗? 或者、如果处理器 SDK 中存在该位置、是否可以让我知道该位置?

它们的要求是设置 PCIe 的寄存器设置:  
 -设置为 Gen-II (5Gbps)
 - 1通道
 -终点模式
 -必须在通电后的50ms 内完成设置。

此致、
欧内斯特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    RTOS 团队已收到通知。 他们将在这里作出回应。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    请选中 pdk_am57xx_1_0_5\packages/ti\drv\pcie 示例\samples\src:

    Gen2是默认值:pcie_sample.h 中的#define Gen2
    2. EP 模式为默认模式:pcie_sample.c 中的 pcieMode_e PcieModeGbl = pcie_ep_mode
    3.对于 AM5728、X1通道是默认设置。 仅在带有 PCIESS1_X2的编译器选项中为 AM5718启用 X2通道
    这是 CCS/JTAG 加载的 PCIe 项目、请先试用以确保与您的 PCIe RC 配合使用。 CCS 工程还会将二进制输出文件转换为可引导格式。 您可以从 QSPI、MMCSD、NAND 或 NOR (取决于您的板)引导它。 我没有实际的引导时间、让我们确保 JTAG/CCS 方法首先工作、然后确定如何在50ms 内引导。 您是否意味着从上电到建立 PCIe 链路的点50ms?

    此致、Eric
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢 Eric 和 Biser。