This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CCS/AM3352:DDR3 PHY_INOP_CLKOUT 设置

Guru**** 2562360 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/593453/ccs-am3352-ddr3-phy_invert_clkout-setting

器件型号:AM3352

工具/软件:Code Composer Studio

大家好、

我的客户使用 AM335x 作为其主平台。 但如今、我们在 DDR3软件水平调整方面遇到了一个问题。  

在 DDR3软件调平过程中、我们需要使用比率种子电子表格来计算当前 DDR3设计的种子值。 在测量了 CK/CKn 和 DQS0/DQS0n、DQS1/DQS1n 的长度后、我们发现对于字节0、DDR_CK 迹线长于 DDR_DQS0迹线、而 DDR_DQCK 迹线短于 DDR_DQS1迹线。

因此,我不确定我们是否需要在此数据表中为 PHY_INVER_CLKOUT 输入0或1。

请问在这种情况下、我们需要设置0还是1?

 

进一步的更新是、通过使用0、我们可以获得所需的 DDR 软件调平输出。 但是、如果我们输入1、则无法获得所需的输出、只能获得全零输出。

因此,我想问在这种情况下,应该如何处理 PHY_INVER_CLKOUT。 非常感谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    显然、您应该尝试使用可产生有意义输出的设置。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Biser、
    我的重点是在进行软件调平之前应定义 PHY_INOP_CLKOUT、因为 DDR_CK 和 DDR_DQS 之间存在一些相关性。
    如果此测试试图获取调平输出、但未通过电子表格中阐明的相关性进行定义、我们能否确保此结果的可靠性?
    因此、我想从电子表格的要求中知道、应该为这个 PHY_INOP_CLKOUT 做些什么?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Steven、在本例中请使用 inver_clkout=1。 此外、还应将 CMDx_PHY_CTRL_SLAVE_RA比 设置为0x100、并将 READ_DERA比 增加额外的时钟周期。 请告诉我这是否可以解决问题

    此致、Siva