请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TMS320C6657 C6657存储器映射摘要(SPRS814C、6.26)显示:
0x0080、0000 本地 L2 SRAM
0x0C00、0000 多核共享存储器(MSM)
0x1080, 0000 CorePac0 L2 SRAM
0x1180、0000 CorePac1 L2 SRAM
CorePacN L2 SRAM 似乎是每个内核的本地 L2 SRAM 的影子。 其目的是什么? 对于连接器命令文件中的段放置(即本地 L2 SRAM 或 CorePacN L2 SRAM)、建议使用什么方法?
Core1似乎可以修改 CorePac0 L2中的位置、并相应地修改 Core0的本地 L2。 (Core0 wrt CorePac1 L2和 Core1的本地 L2也是如此)。 这是内核之间共享存储器的另一个实例吗? 这些访问是否会产生异常或访问故障?