This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM5728:上电前的 I/O 连接

Guru**** 2564390 points
Other Parts Discussed in Thread: AM5728

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/596277/am5728-i-o-connections-prior-to-power-up

器件型号:AM5728

香榭丽舍

在客户系统中、AM5728通过 GPMC 和 DSS 引脚连接到 FPGA。 FPGA 在 CPU 之前上电、但连接到 CPU 的引脚保持三态。 AM57x 侧的 IO 不具有失效防护功能、因此问题在于 IO 上可承受的最大电流是多少、而不会给 CPU 上电和运行带来任何问题

谢谢、

Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    零。

    在器件断电时、不应向 IO 提供任何电位。

    此致、
    Paul
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Paul:

    应该将电流输入到输入中的故障机制是什么?   

    Don

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    IOS 不是针对此用例设计的、也不执行任何分析来确定发生了什么。

    此致、
    Paul
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    此外、请确保您的客户了解 GPMC 地址/数据引脚也用于确定5728将引导至的源。 确保根据所需引导模式的需要将这些引脚上拉为高电平/低电平、并在 PORz 变为高电平时保持稳定、否则可能根本无法引导(猜猜猜我是如何发现它的!)。