This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CCS/TMS320C6678:关于 QMSS 高优先级累加队列中断

Guru**** 2589245 points
Other Parts Discussed in Thread: TMS320C6678, SYSBIOS

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/591775/ccs-tms320c6678-about-qmss-high-priority-accumulation-queue-interrupt

器件型号:TMS320C6678
Thread 中讨论的其他器件: SYSBIOS

工具/软件:Code Composer Studio

我手动将一些描述符推入  映射到 DSP 事件48的高优先级累加队列(队列704)。 但我发现 CorePac 事件标志寄存器1 (EVTFLAG1)的位16 (对应于事件48)没有设置为1。

为什么? 我缺少什么吗? 如何让接收队列触发一些中断并通知 CPU 弹出描述符?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我已通知团队。 他们的反馈将在此处发布。
    您能否分享这是哪个 SDK? 或者这是定制软件吗?

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    处理器 SDK 3.3
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    请访问 processors.wiki.ti.com/.../Configuring_Interrupts_on_Keystone_Devices。 这是 TMS320C6678数据表中 CPU 的主中断图7-32 TMS320C6678系统事件输入- C66x CorePac 主中断(第2页、共4页)。 带有事件 ID48的队列704的 QM 中断进入 CPU 0。

    此致、Eric
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、编码。

    我知道这是 CPU0的主中断、因此我通过 JTAG 调试模式直接检查 Core0中的 EVTFLAG1寄存器。
    但我没有在 SysBIOS 应用程序中为该事件创建任何 Hwi。 我认为事件标志的触发不会取决于 Hwi 创建或中断多路复用器寄存器(INTMUXn)设置、我对吗?