请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:66AK2L06 测试围绕66AK2L06设计的定制板。
根据图11-1 (IO 电源序列之前的内核)、上电序列看起来是正确的。
在 POR 和 RESETFULL 之后、RESETSTAT 变为高电平。
CVDD 的运行电压大约为0.8V
问题是、当我对 SYSCLKOUT 信号进行示波时、我得到16.66 MHz 信号的突发。
突发大约为5us、大约2us 没有时钟。
我将所有复位行的范围限定在了范围内、它们看起来是正常的。
为什么 SYSCLKOUT 信号会像这样不稳定?
谢谢。