This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 66AK2G02:DDR3设计要求中的可靠性警告

Guru**** 2583325 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/595133/66ak2g02-reliability-warning-in-ddr3-design-requirements

器件型号:66AK2G02

KeyStone 器件的 DDR3设计要求 SPRABI1B 对于 DDR3控制器的复位有严重警告:

注意—TI DSP DDR3控制器不能保持在复位状态超过
在初始上电期间为1小时。 此外、TI DSP DDR3控制器
不能保持复位状态超过其总上电小时数的5%。 超过
这些限制将导致零件可靠性逐渐降低。

这是否意味着66AK2G02必须保持在复位状态的时间不能超过非常短的时间?  在之前的设计中、我们将 SoC 保持在复位状态、以对其输出进行三态处理、同时板上闪存进行外部编程。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我已通知设计团队对此提供帮助。 他们的反馈将在此处发布。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Debora、
    对板载闪存组件进行编程时、保持板上的电位复位不应成为问题。 我怀疑这会超过1小时的限制。 请注意、将器件复位一小时不会导致其失败。 如果加电、器件将随着时间的推移而老化、并且随着器件老化、DDR3的水平调整变得不准确。 在正常运行期间、这种老化在部件的整个生命周期内不会对 DDR 的运行产生影响、但将部件保持在复位状态将加快该过程。
    添加了警告、因为我们的客户在部件未被使用时将其置于复位状态。 这将导致器件在正常运行期间长时间处于复位状态、并且仅在需要器件时才从复位状态释放。 该器件设计为在加电后从复位中移除。 可使用软件将其置于空闲状态、但将其保持在复位状态不是有效的用例。
    此致、
    Bill