This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM5728:勘误表 i874

Guru**** 2595800 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/587893/am5728-errata-i874

器件型号:AM5728

您好!

我有一个关于 AM572x 勘误表"i874"的问题。

勘误表的描述如下。

------

当 TIMER5、TIMER6、TIMER7或 TIMER8时钟被启用时
(CM_IPU_TIMER5/6/7/8_CLKCTRL[0:1]MODULEMODE=0x2:ENABLE)和 CD-IPU
处于 HW_AUTO 模式(CM_IPU_CLKSTCTRL[0:1]CLKTRCTRL=0x3:HW_AUTO)
相应的计时器将继续计数、但启用的中断将不会继续计数
传播到 SoC 中的目标(MPU、DSP 等)、直到计时器寄存器为
从 CPU (MPU、DSP 等)访问。 这可能会导致错过的计时器中断。

------

从上面的描述中可以看出、 如果从 CPU 访问定时器寄存器、那么这个症状(定时器中断不会传播到目标(MPU、DSP 等)就会被解决。

这意味着什么?  如果永远不会发生 CPU 对定时器寄存器的访问、定时器中断永远不会传播到目的? 如果发生 CPU 对定时器寄存器的访问  、那么只有之前的定时器中断不会传播到目的?

请告诉 我。

感谢您的快速回复。

此致、

Michi  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    [引用 USER="Michi Yama"]从上面的描述中,我认为如果 从 CPU 访问计时器寄存器,计时器中断将不会传播到目标位置(MPU、DSP 等)。

    是的、正确。

    [引用 user="Michi Yama"]这意味着什么? 如果永远不会发生 CPU 对定时器寄存器的访问、定时器中断永远不会传播到目的? [/报价]

    是的、正确。

    [引用 USER="Michi Yama"]如果发生了 CPU 对计时器寄存器的访问  ,则只有之前的计时器中断不会传播到目标位置?

    是的、正确。