This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] Starterware/STARTERWARE-Sitara:clkdiv、hspclkdiv 和 TBCLK 值

Guru**** 2595805 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/586089/starterware-starterware-sitara-clkdiv-hspclkdiv-and-tbclk-values

器件型号:STARTERWARE-Sitara

工具/软件:Starterware

Ηey 每个人!

如果我没有弄错、为了在 BeagleBone White 中设置 PWM 模块、我需要确定时基时钟(TBCLK)的值。
为此、我需要在 TBCTL 寄存器的某些预定值中指定(所谓) hspclkdiv 和 clkdiv 位的值。
这是因为、正如技术参考手册中所述、TBCLK 的值由以下公式给出:

TBCLK=SYSCLKOUT/(HSPCLKDIV * CLKDIV)

那么、我的问题是、指定 hspclkdiv 和 clkdiv 所需值的方法应该是什么?
例如、我想、在上述等式的分母中有多种方法可以实现相同的乘积。
应选择 hspclkdiv 和 clkdiv 的哪种组合?
此外、一般而言、选择适当 TBCLK 值的方法是什么?

提前感谢、我希望我能说明自己的情况、并在正确的位置发帖

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Maneedos、
    我们将对此进行研究、并将返回给您。

    Lali