This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C6748:在 McASP 的 ACLKR 中生成44100Hz 时钟

Guru**** 2569265 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/628909/tms320c6748-44100hz-clock-generation-in-aclkr-of-mcasp

器件型号:TMS320C6748

尊敬的香榭丽舍

我的客户希望使用 McASP 作为音频输入的主设备、并通过 McASP 的 ACLKR 生成音频时钟、以便 从 BT 模块获取44100Hz、16位 I2S 音频信号。 此外、AHCLKR 中没有时钟输入、因此 AUXCLK 应该被用于时钟源。

要在 ACLKR 引脚中生成时钟以在 McASP 中使用 PLL 的 AUXCLK 获得44100Hz 16位 I2S 音频样本、中的 OSC 时钟是否有任何限制?

例如、对于44100Hz 16位 I2S 音频输入、在 OSC IN 中输入24MHz OSC 是否正常?

或者、在44100Hz 频率下、应该在 OSC IN 中使用22.5792Mhz?

当22.5792Mhz 将在中的 OSC 中使用时、C6748的其他 PLL 系统中是否存在任何赝像?

谢谢、此致、

SI

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我已将您的查询转发给硬件设计专家。 他们的反馈应发布在此处。

    BR
    Tsvetolin Shulev