This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM5728:从 DSP 访问 EMIF

Guru**** 2587345 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/634583/am5728-emif-access-from-dsp

器件型号:AM5728

香榭丽舍

仔细检查 C66内核存储器映射后、其进入 L3互连的窗口(从0x14000000开始)似乎仅涵盖3.8G 地址范围。 由于 EMIF 地址范围从0x8000000开始、因此在组装了超过2GiB 物理存储器的系统中(例如每个 EMIF 2GiB 到总共4GiB)、特定的 C66内核只能访问高达2GiB 的存储器 (另一个可能访问另一个2GiB)

这是正确的理解吗? 非常感谢您的反馈  

谢谢

Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    AM57x 团队已收到通知。 他们将在这里作出回应。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我将对此进行研究。 我很快会更新。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    如果您检查图14-3。 连接矩阵、您将看到 DSP1_MDMA 具有通过 L3_NOC 到达 DMM_P1的功能路径、同时 DSP1_DMA 还通过 L3_NOC 连接到 DMM_P2、这些 L3_MAIN 功能路径应允许查看 EMIF1和 EMIF2到 DSP1。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yordan、

    是的、我同意每个内核都可以在正确配置后访问这两个 EMIF。 重点是特定的内核。 例如、DSP1在任何给定时间只能访问高达2Gib 的外部存储器。 将需要 Lisa 寄存器更改、使 DSP1再看到2Gib。  

    你同意吗?

    谢谢

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    啊、我明白了。 是的、您回答正确。

    此致、
    Yordan