This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM3352:时钟抖动性能

Guru**** 2540720 points
Other Parts Discussed in Thread: AM3352

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/619736/am3352-clock-jitter-performance

器件型号:AM3352

大家好、团队!

我的客户在网络时间服务器应用中使用 AM3352处理器。

它们在 AM3352处理器外的以太网 RGMII 发送时钟上看到大量抖动。 处理器具有25MHz 参考时钟。  当他们查看125MHz RGMII 时钟与25MHz 参考时钟时、会发现抖动太多 、几乎无法判断两个时钟是否相位一致。 DDR3时钟也是如此、因此我认为抖动来自内部 PLL。 这是预期的吗?

 

您是否有关于 AM3352内时钟 PLL 抖动性能的任何信息?  它们应该看到多少抖动? 是否可以采取任何措施来提高抖动性能?

 

此致、

Peter

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我使用具有自己 XTAL 的千兆 PHY。 此问题的最佳解决方案。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、团队!

    我还应该补充、我的客户正在使用 SDK ti-processor-sdk-linux-am335x-evm-04.00.04

    谢谢!
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、团队、

    我们似乎找到了另一个 E2E 帖子来解决此问题。

    我们尝试了该论坛帖子中的建议。 将分频器/乘法器编号更改为除以1并乘以40。 这似乎解决了我们的问题。 此时时钟看起来已锁定、以太网错误已消失。

    我们的单元被编程为除以25 (对于25MHz 时钟)和乘以2000。

    e2e.ti.com/.../1126396

    谢谢!