This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] RTOS/TMS320C6657:PCIe LTSSM POLL_ACTIVE

Guru**** 2562120 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/626164/rtos-tms320c6657-pcie-ltssm-poll_active

器件型号:TMS320C6657

工具/软件:TI-RTOS

您好!

我将在定制板上测试 PCIe 通信。 PCIe 链路从未在 DSP 设置为 RC 时超过 POLL_ACTIVE、我认为这意味着未检测到 PCIe 连接? 我已在 EVM 和另一个 FPGA 上成功运行 PCIe 代码、但我想确保 POLL_ACTIVE 表示未找到 PCIe 连接(来自我在前一个线程上读取的内容)。 我对 DSP 如何使其超过检测阶段而不是超过 POLL_ACTIVE 很好奇。

谢谢

Eric

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我已通知 RTOS 团队。 请分享您正在使用的 SDK 版本。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    如果您可以在 EVM 上成功运行 PCIe 代码、那就太棒了! 在定制电路板中、如果 LTSSM 卡在 POLL_ACTIVE 状态、则不会出现 PCIe 链路。

    什么是 PCIe EP 侧、它是如何连接的? RC 和 EP 如何获取 PCIe 参考时钟? 与 TI EVM 的工作设置相比、有何差异?

    此致、Eric
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢、我能够确定 EP 参考时钟有问题!