该应用具有 FPGA、应向 AM5718处理器的 VIP1端口提供视频信号(YUV422 16位)以进行缩放和编码。
FPGA 组的 IO 电源电压以及 SoC 中的 VIP 电压为3.3V。 FPGA 和 AM5718都将放置在同一 PCB 上。
在某些情况下、FPGA 将上电、SoC 处于复位模式、反之亦然。
我们是否需要考虑此接口的任何保护/信号调节?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您首先需要检查的是电源定序。 AM5718引脚不具有失效防护功能、因此您无法在相应 IO 电源有效之前向引脚提供任何电位。 我怀疑 FPGA 是类似的要求。 因此、最好使用同一 IO 电源为相关 FPGA 引脚供电。
如您所知、VIN1A 信号有许多引脚复用选项。 与 VIN1A 相关的大多数引脚将在打开内部上拉或下拉的情况下加电、输出驱动器将关闭。 但是、您需要检查特定引脚多路复用配置的每个引脚功能、以确认复位期间和复位释放后引脚的状态不会导致您的系统设计出现任何问题。 请参阅数据表中的焊球特性表。 您还应验证所选的 AM5718引导模式是否启用了为 VIN1A 选择的任何引脚。 如果 ROM 代码尝试从多路复用为 VIN1A 引脚之一的外设引导、则可能会遇到问题。
另一个注意事项是用作 sysboot 输入的 AM5718引脚。 如果 FPGA 在释放复位时驱动这些输入中的任何一个、则可能无法锁存预期的 sysboot 配置。
此致、
Paul