This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM3358:从 PWRONRSTn 到 ROM 代码 pinmux 的延迟

Guru**** 2584465 points
Other Parts Discussed in Thread: AM3358

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/633629/am3358-delay-from-pwronrstn-to-rom-code-pinmux

器件型号:AM3358

早上好、

我正在查看 AM3358 (EP)从非多路复用 NOR 闪存引导的原理图。

我想了解 将 SYSBOOT 引脚重复用于 ROM 引导 代码 GPMC 事务的方法。

假设:

1) 1) PWRONRSTn 保持低电平的时间足够让所有逻辑电平稳定

2) 2) PWRONRSTn 从低电平转换为高电平、此时 SYSBOOT 引脚被锁存

3) 3) SYSBOOT 引脚配置为首先从非多路复用 NOR 闪存引导

关于 PWRONRSTn 从 低电平转换为高电平、在以下时间点:

4) 4)"复位释放状态" [开始到]是否会在所有引脚上发生

5) ROM 引导代码是否 配置并使用 GPMC_A0 - GPMC_A11

如果能对逻辑和数量级进行说明,将不胜感激。

非常感谢、

标记

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    您能否提供有关您所关注的内容的更多详细信息?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Biser、

    是的、SYSBOOT 输入使用 与 GPMC 地址输出非常相同的引脚。

    有一个外部开关将 SYSBOOT 值保存在一种模式中、并将 GPMC_A*线路路由到另一种模式中的闪存器件。

    外部开关逻辑也由具有其自身复位/复位释放逻辑的 GPIO 输出控制。
     
    也许不是理想的,尽管可能,甚至对于任何尝试这种组合的人来说都是常见的。

    要查看和/或改进此设计、  请提供有关"内部"时序的更多详细信息。
     
    非常感谢、Mark

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    如果在复位和复位释放时控制外部开关的 GPIO 处于适当的电平、则该功能应该起作用。 请注意、GPIO 在复位释放时配置为输入、此时仅启用弱内部上拉/下拉。

    无论如何、在 ROM 代码配置 GPMC 引脚之前、GPIO 将切换到其复位释放状态。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢 Biser、你的信心让我充满信心、我希望能够测试这个、并了解时间安排。 非常感谢、Mark