This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C6748:PLL 锁定时间

Guru**** 2540980 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/619164/tms320c6748-pll-lock-time

器件型号:TMS320C6748

下表中的 PLL 锁定时间公式、在 PREDIV 寄存器中 N 表示比率+1、在 PLLM 寄存器中 M 表示 PLLM+1? 还是仅 N =比率、M = PLLM?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Tony、

    我已将此内容转发给硬件设计专家。 他们的反馈应发布在此处。

    BR
    Tsvetolin Shulev
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好,Tony

    >>下表中的 PLL 锁定时间公式,N 表示前置寄存器中的比率+1,M 表示 PLLM 寄存器中的 PLLM+1吗? 还是仅 N =比率、M = PLLM?

    对于该表,您仅引用 N=比率和 M= PLLM,即“最终”值。
    这也可以通过最小值/最大值推导出来、从 PLLM 寄存器值的角度来看、它将为0或31、但对于所示的表5-4、它将转换为1或32作为 N、M 值。

    希望这一点很清楚。
    如果您对此有任何疑问/困惑、请告诉我。

    此致
    Mukul