This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 66AK2H14:DDR3存储块中未使用的引脚

Guru**** 2540720 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/618956/66ak2h14-unused-pins-of-ddr3-banks

器件型号:66AK2H14

大家好、团队、

对于 DDR3内存组中未使用的引脚应该怎么做,是否可以保持开路?

此致、

Prasanna G

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Prasanna、

    我已将此内容转发给硬件设计专家。 他们的反馈应发布在此处。

    BR
    Tsvetolin Shulev
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Prasanna、
    DDR 接口是否未连接、或者您是否仅在数据总线的某个部分提供内存?
    此致、
    Bill
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我连接了1GB DDR3,这里还有一些数据线。

    此致、
    Prasanna G
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Bill、

    我正在使用16个地址行、16个数据线、2个数据掩码、3个组地址和1个 ODT。 因此,现在有6个数据掩码、6个组地址、1个 ODT、1个 CLOCKp/m 和48个数据线路。

    此致、
    Prasanna G
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Prasanna、
    除未使用的 DQS 信号外、所有引脚均可悬空。 DQS2-8p 应通过电阻器拉低、DQS2-8n 应通过电阻器拉高。
    我们看不到与 K2H 连接的太多16位 DDR 接口。 使用 DDR 的处理元件数量通常需要比16位或32位数据总线提供的带宽更多的带宽。
    此致、
    Bill
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Bill、

    我想知道将 DQS2-8p 拉至哪个功率、以及电阻值是多少。

    我们仅使用16位 DDR 数字线,如果使用较少的数据线,会出现什么问题。


    此致、
    Prasanna G