您好!
我对 C6672的 WAIT 信号断言时序有疑问。
问题1:它是否定义了在 OE (或 WE)信号激活后将 WAIT 信号置为有效的时序?
Q2:数据手册在表7-76中定义了有关等待信号(#28和#14)的设置时间。 这是否意味着等待信号必须在4E + 3之前置位、其中 OE (或 WE)置位?
此致、
H.U
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我对 C6672的 WAIT 信号断言时序有疑问。
问题1:它是否定义了在 OE (或 WE)信号激活后将 WAIT 信号置为有效的时序?
Q2:数据手册在表7-76中定义了有关等待信号(#28和#14)的设置时间。 这是否意味着等待信号必须在4E + 3之前置位、其中 OE (或 WE)置位?
此致、
H.U
你(们)好
等待信号的时序有点混乱。 正如 EMIF 用户指南中所述、当启用扩展等待时、R_STROBE 和 W_STROBE 不能设置为0。 这将确保每个扩展等待访问的选通周期至少有两个时钟周期(E)。 等待信号应在选通信号周期(E/2)的前半个时钟周期内生效、并且必须保持至少至时钟周期(2E)。 一旦器件将 WAIT 置为无效、它必须保持在无效状态至少2个时钟周期(2E)。
通常、当客户使用扩展等待功能时、他们将启动循环、并根据 CE 和地址声明等待信号、以确保尽快出现等待。 另一种情况是将 WAIT 置为该信号的默认状态。 在后一种情况下、目标器件会将 WAIT 信号驱动至取消置位状态以完成该周期、然后在访问完成后再次将 WAIT 信号置位。
4E+3不是等待信号的设置时间。 该参数定义从 WAIT 取消置位到 WE 或 OE 变为高电平之间的最大延迟。 由于外部等待信号与 C6672的内部时钟异步、因此最多可能需要四个时钟来对信号进行采样、访问状态机循环至 OE 和 WE 被驱动为高电平的位置。 这可能在更短的时间内发生、但提供了最大值。
此致、
Bill
您好 Bill、
感谢你的答复。
我了解了等待信号的输入时序。 但我有点困惑。
在 中定义了哪些 TD (WAIT-WEH)[设置时间、在我们处于高电平之前等待生效]和 TD (WAIT-OEH)[设置时间、在 OE 处于高电平之前等待生效]? TD (WAITH-OEH)[从等待取消置位到 OE#高电平的延迟时间] 和 TD (WAITH-WEH)[从等待取消置位到 W#高电平的延迟时间]有何区别?
此致、
H.U