This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C6672:EMIF16的等待信号输入时序

Guru**** 2558380 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/624148/tms320c6672-input-timing-of-wait-signal-for-emif16

器件型号:TMS320C6672


您好!

我对 C6672的 WAIT 信号断言时序有疑问。

问题1:它是否定义了在 OE (或 WE)信号激活后将 WAIT 信号置为有效的时序?

Q2:数据手册在表7-76中定义了有关等待信号(#28和#14)的设置时间。 这是否意味着等待信号必须在4E + 3之前置位、其中 OE (或 WE)置位?

此致、
H.U

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我们将对此进行研究。 反馈将发布在此处。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    [引用]Q1:它是否定义了在 OE (或 WE)信号变为活动状态后将 WAIT 信号置为有效的时序?[/quot]
    第7.19节 EMIF16外设定义:
    建立时间、在我们为高电平之前、等待被置为有效
    建立时间、OE 高电平之前、等待被置为有效的时间

    [引用]Q2:数据手册在表7-76中定义了有关等待信号(#28和#14)的设置时间。 这是否意味着等待信号必须在4E + 3之前置位、其中 OE (或 WE)置位?[/QUERP]
    这是必须将等待信号置为有效的最长时间、这种情况应在 WE/OE 为高电平之前发生。

    您可以参考读取时序/写入时序图和图7-53 EMIF16异步存储器读取时序图至图7-56 EMIF16 EM_WAIT 写入时序图。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好
    等待信号的时序有点混乱。 正如 EMIF 用户指南中所述、当启用扩展等待时、R_STROBE 和 W_STROBE 不能设置为0。 这将确保每个扩展等待访问的选通周期至少有两个时钟周期(E)。 等待信号应在选通信号周期(E/2)的前半个时钟周期内生效、并且必须保持至少至时钟周期(2E)。 一旦器件将 WAIT 置为无效、它必须保持在无效状态至少2个时钟周期(2E)。
    通常、当客户使用扩展等待功能时、他们将启动循环、并根据 CE 和地址声明等待信号、以确保尽快出现等待。 另一种情况是将 WAIT 置为该信号的默认状态。 在后一种情况下、目标器件会将 WAIT 信号驱动至取消置位状态以完成该周期、然后在访问完成后再次将 WAIT 信号置位。
    4E+3不是等待信号的设置时间。 该参数定义从 WAIT 取消置位到 WE 或 OE 变为高电平之间的最大延迟。 由于外部等待信号与 C6672的内部时钟异步、因此最多可能需要四个时钟来对信号进行采样、访问状态机循环至 OE 和 WE 被驱动为高电平的位置。 这可能在更短的时间内发生、但提供了最大值。
    此致、
    Bill

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Bill、

    感谢你的答复。
    我了解了等待信号的输入时序。 但我有点困惑。

    在 中定义了哪些 TD (WAIT-WEH)[设置时间、在我们处于高电平之前等待生效]和 TD (WAIT-OEH)[设置时间、在 OE 处于高电平之前等待生效]?  TD (WAITH-OEH)[从等待取消置位到 OE#高电平的延迟时间] 和 TD (WAITH-WEH)[从等待取消置位到 W#高电平的延迟时间]有何区别?

    此致、
    H.U

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、H.U、

    该时序包含在等待信号变为非活动状态时、可延长存储器访问的最长时间。 我们经常收到客户的问题、他们担心内存访问似乎没有足够快地响应等待。 该时序提醒用户 WAIT 信号与内部时钟异步、并为绝对最坏情况时序提供延迟。

    此致、Bill

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Bill、

    我想知道#14和#28的定义是什么。
    该时序的最大值也是4E + 3ns、延迟时间(#11和#25)有何差异?

    此致、
    H.U