请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:AM3359 您好!
为合适的人快速提出一个问题。 就我从运行 TMDXICE3352_v2_1A.GEL 中得知的情况而言、复位后立即检查寄存器并读取以下线程 :https://e2e.ti.com/support/arm/sitara_arm/f/791/p/554626/2027572、分频器中缺少系数2。
在寄存器 CM_CLKSEL_DPLL_CORE 中、除数为23、乘法器为1000、给出1000MHz 的锁定频率(我有一个 ICEv2.1板、因此输入时钟为24MHz)。
然后、在 CM_DIV_M4_DPLL_CORE 中、除数为10。
根据我的估计、1000MHz/10会提供100MHz、因此这应该是 M4的频率。 但上面的 GEL 文件和链接表明、这些设置为 M4提供200MHz 的频率。 这是除法结果的两倍。
请解释为什么时钟显然是设置分频值的两倍? 显示附加寄存器值的屏幕截图。