This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM3359:内核 PLL M4...M6分频器

Guru**** 2576195 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/630359/am3359-core-pll-m4-m6-divisors

器件型号:AM3359

您好!

为合适的人快速提出一个问题。  就我从运行 TMDXICE3352_v2_1A.GEL 中得知的情况而言、复位后立即检查寄存器并读取以下线程 :https://e2e.ti.com/support/arm/sitara_arm/f/791/p/554626/2027572、分频器中缺少系数2。

在寄存器 CM_CLKSEL_DPLL_CORE 中、除数为23、乘法器为1000、给出1000MHz 的锁定频率(我有一个 ICEv2.1板、因此输入时钟为24MHz)。

然后、在 CM_DIV_M4_DPLL_CORE 中、除数为10。

根据我的估计、1000MHz/10会提供100MHz、因此这应该是 M4的频率。  但上面的 GEL 文件和链接表明、这些设置为 M4提供200MHz 的频率。  这是除法结果的两倍。

请解释为什么时钟显然是设置分频值的两倍?  显示附加寄存器值的屏幕截图。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    馈送到 HSDIVIDER 的内核 PLL 的输出时钟为 CLKDCOLDO = 2 *[M/(N+1)]* CLKINP、或2000MHz。 请参阅 AM335x TRM 修订版 P 中的图8-8、表8-17和图8-10
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    非常感谢,知道它会很快! 我一直在盯着这些图表、很长时间我会在 CLKOUT 和 CLKDCOLDO 之间混淆。